TSTP Solution File: RNG102+1 by ePrincess---1.0
View Problem
- Process Solution
%------------------------------------------------------------------------------
% File : ePrincess---1.0
% Problem : RNG102+1 : TPTP v8.1.0. Released v4.0.0.
% Transfm : none
% Format : tptp:raw
% Command : ePrincess-casc -timeout=%d %s
% Computer : n024.cluster.edu
% Model : x86_64 x86_64
% CPU : Intel(R) Xeon(R) CPU E5-2620 v4 2.10GHz
% Memory : 8042.1875MB
% OS : Linux 3.10.0-693.el7.x86_64
% CPULimit : 300s
% WCLimit : 600s
% DateTime : Mon Jul 18 20:25:23 EDT 2022
% Result : Theorem 4.34s 1.67s
% Output : Proof 7.11s
% Verified :
% SZS Type : -
% Comments :
%------------------------------------------------------------------------------
%----WARNING: Could not form TPTP format derivation
%------------------------------------------------------------------------------
%----ORIGINAL SYSTEM OUTPUT
% 0.07/0.12 % Problem : RNG102+1 : TPTP v8.1.0. Released v4.0.0.
% 0.07/0.13 % Command : ePrincess-casc -timeout=%d %s
% 0.12/0.34 % Computer : n024.cluster.edu
% 0.12/0.34 % Model : x86_64 x86_64
% 0.12/0.34 % CPU : Intel(R) Xeon(R) CPU E5-2620 v4 @ 2.10GHz
% 0.12/0.34 % Memory : 8042.1875MB
% 0.12/0.34 % OS : Linux 3.10.0-693.el7.x86_64
% 0.12/0.34 % CPULimit : 300
% 0.12/0.34 % WCLimit : 600
% 0.12/0.34 % DateTime : Mon May 30 12:21:51 EDT 2022
% 0.12/0.34 % CPUTime :
% 0.49/0.59 ____ _
% 0.49/0.59 ___ / __ \_____(_)___ ________ __________
% 0.49/0.59 / _ \/ /_/ / ___/ / __ \/ ___/ _ \/ ___/ ___/
% 0.49/0.59 / __/ ____/ / / / / / / /__/ __(__ |__ )
% 0.49/0.59 \___/_/ /_/ /_/_/ /_/\___/\___/____/____/
% 0.49/0.59
% 0.49/0.59 A Theorem Prover for First-Order Logic
% 0.49/0.59 (ePrincess v.1.0)
% 0.49/0.59
% 0.49/0.59 (c) Philipp Rümmer, 2009-2015
% 0.49/0.59 (c) Peter Backeman, 2014-2015
% 0.49/0.59 (contributions by Angelo Brillout, Peter Baumgartner)
% 0.49/0.59 Free software under GNU Lesser General Public License (LGPL).
% 0.49/0.59 Bug reports to peter@backeman.se
% 0.49/0.59
% 0.49/0.59 For more information, visit http://user.uu.se/~petba168/breu/
% 0.49/0.59
% 0.49/0.59 Loading /export/starexec/sandbox2/benchmark/theBenchmark.p ...
% 0.74/0.64 Prover 0: Options: -triggersInConjecture -genTotalityAxioms -tightFunctionScopes -clausifier=simple -reverseFunctionalityPropagation +boolFunsAsPreds -triggerStrategy=allMaximal -resolutionMethod=nonUnifying +ignoreQuantifiers -generateTriggers=all
% 1.87/1.02 Prover 0: Preprocessing ...
% 3.40/1.44 Prover 0: Constructing countermodel ...
% 4.34/1.67 Prover 0: proved (1024ms)
% 4.34/1.67
% 4.34/1.67 No countermodel exists, formula is valid
% 4.34/1.67 % SZS status Theorem for theBenchmark
% 4.34/1.67
% 4.34/1.67 Generating proof ... found it (size 11)
% 6.50/2.14
% 6.50/2.14 % SZS output start Proof for theBenchmark
% 6.50/2.14 Assumed formulas after preprocessing and simplification:
% 6.50/2.14 | (0) ? [v0] : ? [v1] : ( ~ (sz10 = sz00) & slsdtgt0(xc) = v1 & sdtasdt0(xc, xu) = xx & smndt0(sz10) = v0 & aElementOf0(xy, v1) & aElementOf0(xx, v1) & aElement0(xu) & aElement0(xz) & aElement0(xc) & aElement0(sz10) & aElement0(sz00) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ! [v7] : ( ~ (sdtpldt1(v2, v3) = v4) | ~ (sdtpldt0(v6, v7) = v5) | ~ aElementOf0(v7, v3) | ~ aElementOf0(v6, v2) | ~ aSet0(v3) | ~ aSet0(v2) | aElementOf0(v5, v4)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ! [v7] : ( ~ (sdtasdt0(v4, v2) = v6) | ~ (sdtasdt0(v3, v2) = v5) | ~ (sdtpldt0(v5, v6) = v7) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v8] : ? [v9] : ? [v10] : ? [v11] : (sdtasdt0(v8, v2) = v7 & sdtasdt0(v2, v8) = v9 & sdtasdt0(v2, v4) = v11 & sdtasdt0(v2, v3) = v10 & sdtpldt0(v10, v11) = v9 & sdtpldt0(v3, v4) = v8)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ! [v7] : ( ~ (sdtasdt0(v2, v4) = v6) | ~ (sdtasdt0(v2, v3) = v5) | ~ (sdtpldt0(v5, v6) = v7) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v8] : ? [v9] : ? [v10] : ? [v11] : (sdtasdt0(v8, v2) = v9 & sdtasdt0(v4, v2) = v11 & sdtasdt0(v3, v2) = v10 & sdtasdt0(v2, v8) = v7 & sdtpldt0(v10, v11) = v9 & sdtpldt0(v3, v4) = v8)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtpldt1(v2, v3) = v4) | ~ aIdeal0(v3) | ~ aIdeal0(v2) | ~ aElement0(v6) | ~ aElement0(v5) | ? [v7] : ((sdteqdtlpzmzozddtrp0(v7, v6, v3) & sdteqdtlpzmzozddtrp0(v7, v5, v2) & aElement0(v7)) | (aElement0(v7) & ~ aElementOf0(v7, v4)))) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtasdt0(v5, v4) = v6) | ~ (sdtasdt0(v2, v3) = v5) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v7] : (sdtasdt0(v3, v4) = v7 & sdtasdt0(v2, v7) = v6)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtasdt0(v5, v2) = v6) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v7] : ? [v8] : ? [v9] : ? [v10] : ? [v11] : (sdtasdt0(v4, v2) = v11 & sdtasdt0(v3, v2) = v10 & sdtasdt0(v2, v5) = v7 & sdtasdt0(v2, v4) = v9 & sdtasdt0(v2, v3) = v8 & sdtpldt0(v10, v11) = v6 & sdtpldt0(v8, v9) = v7)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtasdt0(v3, v4) = v5) | ~ (sdtasdt0(v2, v5) = v6) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v7] : (sdtasdt0(v7, v4) = v6 & sdtasdt0(v2, v3) = v7)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtasdt0(v2, v5) = v6) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v7] : ? [v8] : ? [v9] : ? [v10] : ? [v11] : (sdtasdt0(v5, v2) = v9 & sdtasdt0(v4, v2) = v11 & sdtasdt0(v3, v2) = v10 & sdtasdt0(v2, v4) = v8 & sdtasdt0(v2, v3) = v7 & sdtpldt0(v10, v11) = v9 & sdtpldt0(v7, v8) = v6)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtpldt0(v5, v4) = v6) | ~ (sdtpldt0(v2, v3) = v5) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v7] : (sdtpldt0(v3, v4) = v7 & sdtpldt0(v2, v7) = v6)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtpldt0(v3, v4) = v5) | ~ (sdtpldt0(v2, v5) = v6) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v7] : (sdtpldt0(v7, v4) = v6 & sdtpldt0(v2, v3) = v7)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtpldt0(v2, v5) = v6) | ~ (smndt0(v3) = v5) | ~ sdteqdtlpzmzozddtrp0(v2, v3, v4) | ~ aIdeal0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | aElementOf0(v6, v4)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ! [v6] : ( ~ (sdtpldt0(v2, v5) = v6) | ~ (smndt0(v3) = v5) | ~ aIdeal0(v4) | ~ aElementOf0(v6, v4) | ~ aElement0(v3) | ~ aElement0(v2) | sdteqdtlpzmzozddtrp0(v2, v3, v4)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : (v5 = v4 | ~ (sdtasasdt0(v2, v3) = v4) | ~ aSet0(v5) | ~ aSet0(v3) | ~ aSet0(v2) | ? [v6] : (( ~ aElementOf0(v6, v5) | ~ aElementOf0(v6, v3) | ~ aElementOf0(v6, v2)) & (aElementOf0(v6, v5) | (aElementOf0(v6, v3) & aElementOf0(v6, v2))))) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : (v5 = v4 | ~ (sdtpldt1(v2, v3) = v4) | ~ aSet0(v5) | ~ aSet0(v3) | ~ aSet0(v2) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (( ~ aElementOf0(v6, v5) | ! [v10] : ! [v11] : ( ~ (sdtpldt0(v10, v11) = v6) | ~ aElementOf0(v11, v3) | ~ aElementOf0(v10, v2))) & (aElementOf0(v6, v5) | (v9 = v6 & sdtpldt0(v7, v8) = v6 & aElementOf0(v8, v3) & aElementOf0(v7, v2))))) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : (v3 = v2 | ~ (sdtasasdt0(v5, v4) = v3) | ~ (sdtasasdt0(v5, v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : (v3 = v2 | ~ (sdtpldt1(v5, v4) = v3) | ~ (sdtpldt1(v5, v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : (v3 = v2 | ~ (sdtasdt0(v5, v4) = v3) | ~ (sdtasdt0(v5, v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : (v3 = v2 | ~ (sdtpldt0(v5, v4) = v3) | ~ (sdtpldt0(v5, v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (slsdtgt0(v2) = v3) | ~ (sdtasdt0(v2, v5) = v4) | ~ aElement0(v5) | ~ aElement0(v2) | aElementOf0(v4, v3)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasasdt0(v2, v3) = v4) | ~ aElementOf0(v5, v4) | ~ aSet0(v3) | ~ aSet0(v2) | aElementOf0(v5, v3)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasasdt0(v2, v3) = v4) | ~ aElementOf0(v5, v4) | ~ aSet0(v3) | ~ aSet0(v2) | aElementOf0(v5, v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasasdt0(v2, v3) = v4) | ~ aElementOf0(v5, v3) | ~ aElementOf0(v5, v2) | ~ aSet0(v3) | ~ aSet0(v2) | aElementOf0(v5, v4)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtpldt1(v2, v3) = v4) | ~ aElementOf0(v5, v4) | ~ aSet0(v3) | ~ aSet0(v2) | ? [v6] : ? [v7] : (sdtpldt0(v6, v7) = v5 & aElementOf0(v7, v3) & aElementOf0(v6, v2))) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v4, v3) = v5) | ~ aIdeal0(v2) | ~ aElementOf0(v3, v2) | ~ aElement0(v4) | aElementOf0(v5, v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtpldt0(v3, v4) = v5) | ~ aIdeal0(v2) | ~ aElementOf0(v4, v2) | ~ aElementOf0(v3, v2) | aElementOf0(v5, v2)) & ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ aGcdOfAnd0(v4, v2, v3) | ~ aDivisorOf0(v5, v3) | ~ aDivisorOf0(v5, v2) | ~ aElement0(v3) | ~ aElement0(v2) | doDivides0(v5, v4)) & ! [v2] : ! [v3] : ! [v4] : (v4 = v3 | ~ (slsdtgt0(v2) = v3) | ~ aSet0(v4) | ~ aElement0(v2) | ? [v5] : ? [v6] : ? [v7] : (( ~ aElementOf0(v5, v4) | ! [v8] : ( ~ (sdtasdt0(v2, v8) = v5) | ~ aElement0(v8))) & (aElementOf0(v5, v4) | (v7 = v5 & sdtasdt0(v2, v6) = v5 & aElement0(v6))))) & ! [v2] : ! [v3] : ! [v4] : (v4 = sz00 | ~ (sdtpldt0(v3, v2) = v4) | ~ (smndt0(v2) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : ! [v4] : (v4 = sz00 | ~ (sdtpldt0(v2, v3) = v4) | ~ (smndt0(v2) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : ! [v4] : (v3 = v2 | ~ (slsdtgt0(v4) = v3) | ~ (slsdtgt0(v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : (v3 = v2 | ~ (sbrdtbr0(v4) = v3) | ~ (sbrdtbr0(v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : (v3 = v2 | ~ (smndt0(v4) = v3) | ~ (smndt0(v4) = v2)) & ! [v2] : ! [v3] : ! [v4] : (v3 = sz00 | ~ (sbrdtbr0(v3) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : (sbrdtbr0(v6) = v8 & sdtasdt0(v5, v3) = v7 & sdtpldt0(v7, v6) = v2 & aElement0(v6) & aElement0(v5) & (v6 = sz00 | iLess0(v8, v4)))) & ! [v2] : ! [v3] : ! [v4] : ( ~ (slsdtgt0(v2) = v3) | ~ aElementOf0(v4, v3) | ~ aElement0(v2) | ? [v5] : (sdtasdt0(v2, v5) = v4 & aElement0(v5))) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasasdt0(v2, v3) = v4) | ~ aIdeal0(v3) | ~ aIdeal0(v2) | aIdeal0(v4)) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasasdt0(v2, v3) = v4) | ~ aSet0(v3) | ~ aSet0(v2) | aSet0(v4)) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt1(v2, v3) = v4) | ~ aIdeal0(v3) | ~ aIdeal0(v2) | aIdeal0(v4)) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt1(v2, v3) = v4) | ~ aSet0(v3) | ~ aSet0(v2) | aSet0(v4)) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | sdtasdt0(v2, v3) = v4) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v2, v4) = v3) | ~ aElement0(v4) | ~ aElement0(v3) | ~ aElement0(v2) | doDivides0(v2, v3)) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v2, v3) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | sdtasdt0(v3, v2) = v4) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v2, v3) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | aElement0(v4)) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) | ~ (smndt0(v2) = v3) | ~ aElement0(v2) | sdtpldt0(v2, v3) = sz00) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | sdtpldt0(v2, v3) = v4) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v2, v3) = v4) | ~ (smndt0(v2) = v3) | ~ aElement0(v2) | sdtpldt0(v3, v2) = sz00) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v2, v3) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | sdtpldt0(v3, v2) = v4) & ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v2, v3) = v4) | ~ aElement0(v3) | ~ aElement0(v2) | aElement0(v4)) & ! [v2] : ! [v3] : ! [v4] : ( ~ aGcdOfAnd0(v4, v2, v3) | ~ aElement0(v3) | ~ aElement0(v2) | aDivisorOf0(v4, v3)) & ! [v2] : ! [v3] : ! [v4] : ( ~ aGcdOfAnd0(v4, v2, v3) | ~ aElement0(v3) | ~ aElement0(v2) | aDivisorOf0(v4, v2)) & ! [v2] : ! [v3] : ! [v4] : ( ~ aDivisorOf0(v4, v3) | ~ aDivisorOf0(v4, v2) | ~ aElement0(v3) | ~ aElement0(v2) | aGcdOfAnd0(v4, v2, v3) | ? [v5] : (aDivisorOf0(v5, v3) & aDivisorOf0(v5, v2) & ~ doDivides0(v5, v4))) & ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtasdt0(v2, sz10) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtasdt0(sz10, v2) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtpldt0(v2, sz00) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtpldt0(sz00, v2) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v3 = v2 | ~ aSet0(v3) | ~ aSet0(v2) | ? [v4] : ((aElementOf0(v4, v3) & ~ aElementOf0(v4, v2)) | (aElementOf0(v4, v2) & ~ aElementOf0(v4, v3)))) & ! [v2] : ! [v3] : (v3 = sz00 | v2 = sz00 | ~ (sdtasdt0(v2, v3) = sz00) | ~ aElement0(v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v3 = sz00 | ~ (sdtasdt0(v2, sz00) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v3 = sz00 | ~ (sdtasdt0(sz00, v2) = v3) | ~ aElement0(v2)) & ! [v2] : ! [v3] : (v2 = sz00 | ~ (sbrdtbr0(v2) = v3) | ~ aElement0(v2) | aNaturalNumber0(v3)) & ! [v2] : ! [v3] : ( ~ (slsdtgt0(v2) = v3) | ~ aElement0(v2) | aSet0(v3)) & ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, v0) = v3) | ~ aElement0(v2) | (sdtasdt0(v0, v2) = v3 & smndt0(v2) = v3)) & ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, sz10) = v3) | ~ aElement0(v2) | sdtasdt0(sz10, v2) = v2) & ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, sz00) = v3) | ~ aElement0(v2) | sdtasdt0(sz00, v2) = sz00) & ! [v2] : ! [v3] : ( ~ (sdtasdt0(v0, v2) = v3) | ~ aElement0(v2) | (sdtasdt0(v2, v0) = v3 & smndt0(v2) = v3)) & ! [v2] : ! [v3] : ( ~ (sdtasdt0(sz10, v2) = v3) | ~ aElement0(v2) | sdtasdt0(v2, sz10) = v2) & ! [v2] : ! [v3] : ( ~ (sdtasdt0(sz00, v2) = v3) | ~ aElement0(v2) | sdtasdt0(v2, sz00) = sz00) & ! [v2] : ! [v3] : ( ~ (sdtpldt0(v2, sz00) = v3) | ~ aElement0(v2) | sdtpldt0(sz00, v2) = v2) & ! [v2] : ! [v3] : ( ~ (sdtpldt0(sz00, v2) = v3) | ~ aElement0(v2) | sdtpldt0(v2, sz00) = v2) & ! [v2] : ! [v3] : ( ~ (smndt0(v2) = v3) | ~ aElement0(v2) | aElement0(v3)) & ! [v2] : ! [v3] : ( ~ (smndt0(v2) = v3) | ~ aElement0(v2) | (sdtasdt0(v2, v0) = v3 & sdtasdt0(v0, v2) = v3)) & ! [v2] : ! [v3] : ( ~ misRelativelyPrime0(v2, v3) | ~ aElement0(v3) | ~ aElement0(v2) | aGcdOfAnd0(sz10, v2, v3)) & ! [v2] : ! [v3] : ( ~ aGcdOfAnd0(sz10, v2, v3) | ~ aElement0(v3) | ~ aElement0(v2) | misRelativelyPrime0(v2, v3)) & ! [v2] : ! [v3] : ( ~ aDivisorOf0(v3, v2) | ~ aElement0(v2) | doDivides0(v3, v2)) & ! [v2] : ! [v3] : ( ~ aDivisorOf0(v3, v2) | ~ aElement0(v2) | aElement0(v3)) & ! [v2] : ! [v3] : ( ~ doDivides0(v3, v2) | ~ aElement0(v3) | ~ aElement0(v2) | aDivisorOf0(v3, v2)) & ! [v2] : ! [v3] : ( ~ doDivides0(v2, v3) | ~ aElement0(v3) | ~ aElement0(v2) | ? [v4] : (sdtasdt0(v2, v4) = v3 & aElement0(v4))) & ! [v2] : ! [v3] : ( ~ aElementOf0(v3, v2) | ~ aSet0(v2) | aElement0(v3)) & ! [v2] : ( ~ aIdeal0(v2) | aSet0(v2)) & ! [v2] : ( ~ aSet0(v2) | aIdeal0(v2) | ? [v3] : ? [v4] : ? [v5] : (aElementOf0(v3, v2) & ((sdtasdt0(v4, v3) = v5 & aElement0(v4) & ~ aElementOf0(v5, v2)) | (sdtpldt0(v3, v4) = v5 & aElementOf0(v4, v2) & ~ aElementOf0(v5, v2))))) & ! [v2] : ( ~ aElement0(v2) | ? [v3] : ( ~ (v3 = xy) & sdtasdt0(xc, v2) = v3)))
% 6.73/2.20 | Instantiating (0) with all_0_0_0, all_0_1_1 yields:
% 6.73/2.20 | (1) ~ (sz10 = sz00) & slsdtgt0(xc) = all_0_0_0 & sdtasdt0(xc, xu) = xx & smndt0(sz10) = all_0_1_1 & aElementOf0(xy, all_0_0_0) & aElementOf0(xx, all_0_0_0) & aElement0(xu) & aElement0(xz) & aElement0(xc) & aElement0(sz10) & aElement0(sz00) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ (sdtpldt0(v4, v5) = v3) | ~ aElementOf0(v5, v1) | ~ aElementOf0(v4, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v2, v0) = v4) | ~ (sdtasdt0(v1, v0) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v5 & sdtasdt0(v0, v6) = v7 & sdtasdt0(v0, v2) = v9 & sdtasdt0(v0, v1) = v8 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v0, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v6) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aIdeal0(v1) | ~ aIdeal0(v0) | ~ aElement0(v4) | ~ aElement0(v3) | ? [v5] : ((sdteqdtlpzmzozddtrp0(v5, v4, v1) & sdteqdtlpzmzozddtrp0(v5, v3, v0) & aElement0(v5)) | (aElement0(v5) & ~ aElementOf0(v5, v2)))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v1, v2) = v5 & sdtasdt0(v0, v5) = v4)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v0) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v3) = v5 & sdtasdt0(v0, v2) = v7 & sdtasdt0(v0, v1) = v6 & sdtpldt0(v8, v9) = v4 & sdtpldt0(v6, v7) = v5)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v1, v2) = v3) | ~ (sdtasdt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v5, v2) = v4 & sdtasdt0(v0, v1) = v5)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v0, v3) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v3, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v2) = v6 & sdtasdt0(v0, v1) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v5, v6) = v4)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) | ~ (sdtpldt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v1, v2) = v5 & sdtpldt0(v0, v5) = v4)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ (sdtpldt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v5, v2) = v4 & sdtpldt0(v0, v1) = v5)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) | ~ (smndt0(v1) = v3) | ~ sdteqdtlpzmzozddtrp0(v0, v1, v2) | ~ aIdeal0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElementOf0(v4, v2)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) | ~ (smndt0(v1) = v3) | ~ aIdeal0(v2) | ~ aElementOf0(v4, v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdteqdtlpzmzozddtrp0(v0, v1, v2)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : (( ~ aElementOf0(v4, v3) | ~ aElementOf0(v4, v1) | ~ aElementOf0(v4, v0)) & (aElementOf0(v4, v3) | (aElementOf0(v4, v1) & aElementOf0(v4, v0))))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : ? [v6] : ? [v7] : (( ~ aElementOf0(v4, v3) | ! [v8] : ! [v9] : ( ~ (sdtpldt0(v8, v9) = v4) | ~ aElementOf0(v9, v1) | ~ aElementOf0(v8, v0))) & (aElementOf0(v4, v3) | (v7 = v4 & sdtpldt0(v5, v6) = v4 & aElementOf0(v6, v1) & aElementOf0(v5, v0))))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasasdt0(v3, v2) = v1) | ~ (sdtasasdt0(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt1(v3, v2) = v1) | ~ (sdtpldt1(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasdt0(v3, v2) = v1) | ~ (sdtasdt0(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt0(v3, v2) = v1) | ~ (sdtpldt0(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (slsdtgt0(v0) = v1) | ~ (sdtasdt0(v0, v3) = v2) | ~ aElement0(v3) | ~ aElement0(v0) | aElementOf0(v2, v1)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v1)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v1) | ~ aElementOf0(v3, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : (sdtpldt0(v4, v5) = v3 & aElementOf0(v5, v1) & aElementOf0(v4, v0))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, v1) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v1, v0) | ~ aElement0(v2) | aElementOf0(v3, v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v2, v0) | ~ aElementOf0(v1, v0) | aElementOf0(v3, v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ aGcdOfAnd0(v2, v0, v1) | ~ aDivisorOf0(v3, v1) | ~ aDivisorOf0(v3, v0) | ~ aElement0(v1) | ~ aElement0(v0) | doDivides0(v3, v2)) & ! [v0] : ! [v1] : ! [v2] : (v2 = v1 | ~ (slsdtgt0(v0) = v1) | ~ aSet0(v2) | ~ aElement0(v0) | ? [v3] : ? [v4] : ? [v5] : (( ~ aElementOf0(v3, v2) | ! [v6] : ( ~ (sdtasdt0(v0, v6) = v3) | ~ aElement0(v6))) & (aElementOf0(v3, v2) | (v5 = v3 & sdtasdt0(v0, v4) = v3 & aElement0(v4))))) & ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (slsdtgt0(v2) = v1) | ~ (slsdtgt0(v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (sbrdtbr0(v2) = v1) | ~ (sbrdtbr0(v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (smndt0(v2) = v1) | ~ (smndt0(v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : (v1 = sz00 | ~ (sbrdtbr0(v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v3] : ? [v4] : ? [v5] : ? [v6] : (sbrdtbr0(v4) = v6 & sdtasdt0(v3, v1) = v5 & sdtpldt0(v5, v4) = v0 & aElement0(v4) & aElement0(v3) & (v4 = sz00 | iLess0(v6, v2)))) & ! [v0] : ! [v1] : ! [v2] : ( ~ (slsdtgt0(v0) = v1) | ~ aElementOf0(v2, v1) | ~ aElement0(v0) | ? [v3] : (sdtasdt0(v0, v3) = v2 & aElement0(v3))) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aIdeal0(v1) | ~ aIdeal0(v0) | aIdeal0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aIdeal0(v1) | ~ aIdeal0(v0) | aIdeal0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v0, v1) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v2) = v1) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | doDivides0(v0, v1)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v1, v0) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = sz00) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = sz00) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | aDivisorOf0(v2, v1)) & ! [v0] : ! [v1] : ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | aDivisorOf0(v2, v0)) & ! [v0] : ! [v1] : ! [v2] : ( ~ aDivisorOf0(v2, v1) | ~ aDivisorOf0(v2, v0) | ~ aElement0(v1) | ~ aElement0(v0) | aGcdOfAnd0(v2, v0, v1) | ? [v3] : (aDivisorOf0(v3, v1) & aDivisorOf0(v3, v0) & ~ doDivides0(v3, v2))) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ aSet0(v1) | ~ aSet0(v0) | ? [v2] : ((aElementOf0(v2, v1) & ~ aElementOf0(v2, v0)) | (aElementOf0(v2, v0) & ~ aElementOf0(v2, v1)))) & ! [v0] : ! [v1] : (v1 = sz00 | v0 = sz00 | ~ (sdtasdt0(v0, v1) = sz00) | ~ aElement0(v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v0 = sz00 | ~ (sbrdtbr0(v0) = v1) | ~ aElement0(v0) | aNaturalNumber0(v1)) & ! [v0] : ! [v1] : ( ~ (slsdtgt0(v0) = v1) | ~ aElement0(v0) | aSet0(v1)) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, all_0_1_1) = v1) | ~ aElement0(v0) | (sdtasdt0(all_0_1_1, v0) = v1 & smndt0(v0) = v1)) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0) | sdtasdt0(sz10, v0) = v0) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtasdt0(sz00, v0) = sz00) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(all_0_1_1, v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & smndt0(v0) = v1)) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz10) = v0) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz00) = sz00) & ! [v0] : ! [v1] : ( ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtpldt0(sz00, v0) = v0) & ! [v0] : ! [v1] : ( ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, sz00) = v0) & ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | aElement0(v1)) & ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & sdtasdt0(all_0_1_1, v0) = v1)) & ! [v0] : ! [v1] : ( ~ misRelativelyPrime0(v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | aGcdOfAnd0(sz10, v0, v1)) & ! [v0] : ! [v1] : ( ~ aGcdOfAnd0(sz10, v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | misRelativelyPrime0(v0, v1)) & ! [v0] : ! [v1] : ( ~ aDivisorOf0(v1, v0) | ~ aElement0(v0) | doDivides0(v1, v0)) & ! [v0] : ! [v1] : ( ~ aDivisorOf0(v1, v0) | ~ aElement0(v0) | aElement0(v1)) & ! [v0] : ! [v1] : ( ~ doDivides0(v1, v0) | ~ aElement0(v1) | ~ aElement0(v0) | aDivisorOf0(v1, v0)) & ! [v0] : ! [v1] : ( ~ doDivides0(v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v2] : (sdtasdt0(v0, v2) = v1 & aElement0(v2))) & ! [v0] : ! [v1] : ( ~ aElementOf0(v1, v0) | ~ aSet0(v0) | aElement0(v1)) & ! [v0] : ( ~ aIdeal0(v0) | aSet0(v0)) & ! [v0] : ( ~ aSet0(v0) | aIdeal0(v0) | ? [v1] : ? [v2] : ? [v3] : (aElementOf0(v1, v0) & ((sdtasdt0(v2, v1) = v3 & aElement0(v2) & ~ aElementOf0(v3, v0)) | (sdtpldt0(v1, v2) = v3 & aElementOf0(v2, v0) & ~ aElementOf0(v3, v0))))) & ! [v0] : ( ~ aElement0(v0) | ? [v1] : ( ~ (v1 = xy) & sdtasdt0(xc, v0) = v1))
% 6.73/2.22 |
% 6.73/2.22 | Applying alpha-rule on (1) yields:
% 6.73/2.22 | (2) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) | ~ (smndt0(v1) = v3) | ~ aIdeal0(v2) | ~ aElementOf0(v4, v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdteqdtlpzmzozddtrp0(v0, v1, v2))
% 6.73/2.22 | (3) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasdt0(v3, v2) = v1) | ~ (sdtasdt0(v3, v2) = v0))
% 6.73/2.22 | (4) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt1(v3, v2) = v1) | ~ (sdtpldt1(v3, v2) = v0))
% 6.73/2.22 | (5) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ (sdtpldt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v5, v2) = v4 & sdtpldt0(v0, v1) = v5))
% 6.73/2.22 | (6) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v2) = v1) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | doDivides0(v0, v1))
% 6.73/2.22 | (7) ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz10) = v0)
% 6.73/2.22 | (8) ! [v0] : ! [v1] : ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | aDivisorOf0(v2, v1))
% 6.73/2.22 | (9) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ (sdtpldt0(v4, v5) = v3) | ~ aElementOf0(v5, v1) | ~ aElementOf0(v4, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2))
% 6.73/2.22 | (10) aElementOf0(xx, all_0_0_0)
% 6.73/2.23 | (11) aElement0(xc)
% 6.73/2.23 | (12) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2))
% 6.73/2.23 | (13) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : (( ~ aElementOf0(v4, v3) | ~ aElementOf0(v4, v1) | ~ aElementOf0(v4, v0)) & (aElementOf0(v4, v3) | (aElementOf0(v4, v1) & aElementOf0(v4, v0)))))
% 6.73/2.23 | (14) ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0) | sdtasdt0(sz10, v0) = v0)
% 6.73/2.23 | (15) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : (sdtpldt0(v4, v5) = v3 & aElementOf0(v5, v1) & aElementOf0(v4, v0)))
% 6.73/2.23 | (16) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aIdeal0(v1) | ~ aIdeal0(v0) | aIdeal0(v2))
% 6.73/2.23 | (17) ! [v0] : ! [v1] : ! [v2] : ( ~ aDivisorOf0(v2, v1) | ~ aDivisorOf0(v2, v0) | ~ aElement0(v1) | ~ aElement0(v0) | aGcdOfAnd0(v2, v0, v1) | ? [v3] : (aDivisorOf0(v3, v1) & aDivisorOf0(v3, v0) & ~ doDivides0(v3, v2)))
% 6.73/2.23 | (18) ! [v0] : ! [v1] : (v0 = sz00 | ~ (sbrdtbr0(v0) = v1) | ~ aElement0(v0) | aNaturalNumber0(v1))
% 6.73/2.23 | (19) ! [v0] : ! [v1] : ( ~ aDivisorOf0(v1, v0) | ~ aElement0(v0) | doDivides0(v1, v0))
% 6.73/2.23 | (20) ! [v0] : ! [v1] : ( ~ aElementOf0(v1, v0) | ~ aSet0(v0) | aElement0(v1))
% 6.73/2.23 | (21) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, v1) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v1, v0) | ~ aElement0(v2) | aElementOf0(v3, v0))
% 6.73/2.23 | (22) aElement0(sz00)
% 6.73/2.23 | (23) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt0(v3, v2) = v1) | ~ (sdtpldt0(v3, v2) = v0))
% 6.73/2.23 | (24) ! [v0] : ! [v1] : ( ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, sz00) = v0)
% 6.73/2.23 | (25) ! [v0] : ! [v1] : ( ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtpldt0(sz00, v0) = v0)
% 6.73/2.23 | (26) ! [v0] : ! [v1] : ! [v2] : ( ~ (slsdtgt0(v0) = v1) | ~ aElementOf0(v2, v1) | ~ aElement0(v0) | ? [v3] : (sdtasdt0(v0, v3) = v2 & aElement0(v3)))
% 6.73/2.23 | (27) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ aGcdOfAnd0(v2, v0, v1) | ~ aDivisorOf0(v3, v1) | ~ aDivisorOf0(v3, v0) | ~ aElement0(v1) | ~ aElement0(v0) | doDivides0(v3, v2))
% 6.73/2.23 | (28) aElement0(xz)
% 6.73/2.23 | (29) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v0, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v6) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6))
% 6.73/2.23 | (30) ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (smndt0(v2) = v1) | ~ (smndt0(v2) = v0))
% 6.73/2.23 | (31) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v0, v3) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v3, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v2) = v6 & sdtasdt0(v0, v1) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v5, v6) = v4))
% 6.73/2.23 | (32) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v2, v0) | ~ aElementOf0(v1, v0) | aElementOf0(v3, v0))
% 6.73/2.23 | (33) smndt0(sz10) = all_0_1_1
% 6.73/2.23 | (34) ! [v0] : ! [v1] : ! [v2] : (v1 = sz00 | ~ (sbrdtbr0(v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v3] : ? [v4] : ? [v5] : ? [v6] : (sbrdtbr0(v4) = v6 & sdtasdt0(v3, v1) = v5 & sdtpldt0(v5, v4) = v0 & aElement0(v4) & aElement0(v3) & (v4 = sz00 | iLess0(v6, v2))))
% 6.73/2.24 | (35) ! [v0] : ! [v1] : (v1 = sz00 | v0 = sz00 | ~ (sdtasdt0(v0, v1) = sz00) | ~ aElement0(v1) | ~ aElement0(v0))
% 6.73/2.24 | (36) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v0) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v3) = v5 & sdtasdt0(v0, v2) = v7 & sdtasdt0(v0, v1) = v6 & sdtpldt0(v8, v9) = v4 & sdtpldt0(v6, v7) = v5))
% 6.73/2.24 | (37) aElement0(sz10)
% 6.73/2.24 | (38) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0))
% 6.73/2.24 | (39) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v2, v0) = v4) | ~ (sdtasdt0(v1, v0) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v5 & sdtasdt0(v0, v6) = v7 & sdtasdt0(v0, v2) = v9 & sdtasdt0(v0, v1) = v8 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6))
% 6.73/2.24 | (40) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasasdt0(v3, v2) = v1) | ~ (sdtasasdt0(v3, v2) = v0))
% 6.73/2.24 | (41) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aIdeal0(v1) | ~ aIdeal0(v0) | ~ aElement0(v4) | ~ aElement0(v3) | ? [v5] : ((sdteqdtlpzmzozddtrp0(v5, v4, v1) & sdteqdtlpzmzozddtrp0(v5, v3, v0) & aElement0(v5)) | (aElement0(v5) & ~ aElementOf0(v5, v2))))
% 6.73/2.24 | (42) ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0))
% 6.73/2.24 | (43) ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtasdt0(sz00, v0) = sz00)
% 6.73/2.24 | (44) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) | ~ (smndt0(v1) = v3) | ~ sdteqdtlpzmzozddtrp0(v0, v1, v2) | ~ aIdeal0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElementOf0(v4, v2))
% 6.73/2.24 | (45) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0))
% 6.73/2.24 | (46) ! [v0] : ! [v1] : ( ~ doDivides0(v1, v0) | ~ aElement0(v1) | ~ aElement0(v0) | aDivisorOf0(v1, v0))
% 6.73/2.24 | (47) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : ? [v6] : ? [v7] : (( ~ aElementOf0(v4, v3) | ! [v8] : ! [v9] : ( ~ (sdtpldt0(v8, v9) = v4) | ~ aElementOf0(v9, v1) | ~ aElementOf0(v8, v0))) & (aElementOf0(v4, v3) | (v7 = v4 & sdtpldt0(v5, v6) = v4 & aElementOf0(v6, v1) & aElementOf0(v5, v0)))))
% 6.73/2.24 | (48) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = sz00)
% 6.73/2.24 | (49) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2))
% 6.73/2.24 | (50) ! [v0] : ! [v1] : ( ~ aDivisorOf0(v1, v0) | ~ aElement0(v0) | aElement0(v1))
% 6.73/2.24 | (51) ! [v0] : ! [v1] : ( ~ aGcdOfAnd0(sz10, v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | misRelativelyPrime0(v0, v1))
% 6.73/2.24 | (52) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2))
% 6.73/2.24 | (53) ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0))
% 6.73/2.24 | (54) ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (slsdtgt0(v2) = v1) | ~ (slsdtgt0(v2) = v0))
% 6.73/2.24 | (55) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2))
% 6.73/2.24 | (56) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = v2)
% 6.73/2.24 | (57) ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0))
% 6.73/2.25 | (58) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0))
% 6.73/2.25 | (59) ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0))
% 6.73/2.25 | (60) ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz00) = sz00)
% 6.73/2.25 | (61) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v1, v2) = v3) | ~ (sdtasdt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v5, v2) = v4 & sdtasdt0(v0, v1) = v5))
% 6.73/2.25 | (62) ! [v0] : ! [v1] : ( ~ (slsdtgt0(v0) = v1) | ~ aElement0(v0) | aSet0(v1))
% 6.73/2.25 | (63) ! [v0] : ! [v1] : ( ~ doDivides0(v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v2] : (sdtasdt0(v0, v2) = v1 & aElement0(v2)))
% 6.73/2.25 | (64) aElement0(xu)
% 6.73/2.25 | (65) ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & sdtasdt0(all_0_1_1, v0) = v1))
% 6.73/2.25 | (66) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v0))
% 7.11/2.25 | (67) aElementOf0(xy, all_0_0_0)
% 7.11/2.25 | (68) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0))
% 7.11/2.25 | (69) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v1))
% 7.11/2.25 | (70) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v1) | ~ aElementOf0(v3, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2))
% 7.11/2.25 | (71) ! [v0] : ( ~ aIdeal0(v0) | aSet0(v0))
% 7.11/2.25 | (72) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v1, v0) = v2)
% 7.11/2.25 | (73) ! [v0] : ( ~ aSet0(v0) | aIdeal0(v0) | ? [v1] : ? [v2] : ? [v3] : (aElementOf0(v1, v0) & ((sdtasdt0(v2, v1) = v3 & aElement0(v2) & ~ aElementOf0(v3, v0)) | (sdtpldt0(v1, v2) = v3 & aElementOf0(v2, v0) & ~ aElementOf0(v3, v0)))))
% 7.11/2.25 | (74) ! [v0] : ! [v1] : ! [v2] : (v2 = v1 | ~ (slsdtgt0(v0) = v1) | ~ aSet0(v2) | ~ aElement0(v0) | ? [v3] : ? [v4] : ? [v5] : (( ~ aElementOf0(v3, v2) | ! [v6] : ( ~ (sdtasdt0(v0, v6) = v3) | ~ aElement0(v6))) & (aElementOf0(v3, v2) | (v5 = v3 & sdtasdt0(v0, v4) = v3 & aElement0(v4)))))
% 7.11/2.25 | (75) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = sz00)
% 7.11/2.25 | (76) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (slsdtgt0(v0) = v1) | ~ (sdtasdt0(v0, v3) = v2) | ~ aElement0(v3) | ~ aElement0(v0) | aElementOf0(v2, v1))
% 7.11/2.25 | (77) ! [v0] : ! [v1] : ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | aDivisorOf0(v2, v0))
% 7.11/2.25 | (78) ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | aElement0(v1))
% 7.11/2.25 | (79) ! [v0] : ( ~ aElement0(v0) | ? [v1] : ( ~ (v1 = xy) & sdtasdt0(xc, v0) = v1))
% 7.11/2.25 | (80) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v0, v1) = v2)
% 7.11/2.25 | (81) ! [v0] : ! [v1] : ( ~ (sdtasdt0(all_0_1_1, v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & smndt0(v0) = v1))
% 7.11/2.25 | (82) ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, all_0_1_1) = v1) | ~ aElement0(v0) | (sdtasdt0(all_0_1_1, v0) = v1 & smndt0(v0) = v1))
% 7.11/2.25 | (83) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = v2)
% 7.11/2.25 | (84) sdtasdt0(xc, xu) = xx
% 7.11/2.25 | (85) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aIdeal0(v1) | ~ aIdeal0(v0) | aIdeal0(v2))
% 7.11/2.25 | (86) slsdtgt0(xc) = all_0_0_0
% 7.11/2.25 | (87) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) | ~ (sdtpldt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v1, v2) = v5 & sdtpldt0(v0, v5) = v4))
% 7.11/2.25 | (88) ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (sbrdtbr0(v2) = v1) | ~ (sbrdtbr0(v2) = v0))
% 7.11/2.25 | (89) ! [v0] : ! [v1] : ( ~ misRelativelyPrime0(v0, v1) | ~ aElement0(v1) | ~ aElement0(v0) | aGcdOfAnd0(sz10, v0, v1))
% 7.11/2.25 | (90) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v1, v2) = v5 & sdtasdt0(v0, v5) = v4))
% 7.11/2.25 | (91) ~ (sz10 = sz00)
% 7.11/2.26 | (92) ! [v0] : ! [v1] : (v1 = v0 | ~ aSet0(v1) | ~ aSet0(v0) | ? [v2] : ((aElementOf0(v2, v1) & ~ aElementOf0(v2, v0)) | (aElementOf0(v2, v0) & ~ aElementOf0(v2, v1))))
% 7.11/2.26 |
% 7.11/2.26 | Instantiating formula (26) with xy, all_0_0_0, xc and discharging atoms slsdtgt0(xc) = all_0_0_0, aElementOf0(xy, all_0_0_0), aElement0(xc), yields:
% 7.11/2.26 | (93) ? [v0] : (sdtasdt0(xc, v0) = xy & aElement0(v0))
% 7.11/2.26 |
% 7.11/2.26 | Instantiating (93) with all_11_0_3 yields:
% 7.11/2.26 | (94) sdtasdt0(xc, all_11_0_3) = xy & aElement0(all_11_0_3)
% 7.11/2.26 |
% 7.11/2.26 | Applying alpha-rule on (94) yields:
% 7.11/2.26 | (95) sdtasdt0(xc, all_11_0_3) = xy
% 7.11/2.26 | (96) aElement0(all_11_0_3)
% 7.11/2.26 |
% 7.11/2.26 | Instantiating formula (79) with all_11_0_3 and discharging atoms aElement0(all_11_0_3), yields:
% 7.11/2.26 | (97) ? [v0] : ( ~ (v0 = xy) & sdtasdt0(xc, all_11_0_3) = v0)
% 7.11/2.26 |
% 7.11/2.26 | Instantiating (97) with all_39_0_12 yields:
% 7.11/2.26 | (98) ~ (all_39_0_12 = xy) & sdtasdt0(xc, all_11_0_3) = all_39_0_12
% 7.11/2.26 |
% 7.11/2.26 | Applying alpha-rule on (98) yields:
% 7.11/2.26 | (99) ~ (all_39_0_12 = xy)
% 7.11/2.26 | (100) sdtasdt0(xc, all_11_0_3) = all_39_0_12
% 7.11/2.26 |
% 7.11/2.26 | Instantiating formula (3) with xc, all_11_0_3, all_39_0_12, xy and discharging atoms sdtasdt0(xc, all_11_0_3) = all_39_0_12, sdtasdt0(xc, all_11_0_3) = xy, yields:
% 7.11/2.26 | (101) all_39_0_12 = xy
% 7.11/2.26 |
% 7.11/2.26 | Equations (101) can reduce 99 to:
% 7.11/2.26 | (102) $false
% 7.11/2.26 |
% 7.11/2.26 |-The branch is then unsatisfiable
% 7.11/2.26 % SZS output end Proof for theBenchmark
% 7.11/2.26
% 7.11/2.26 1657ms
%------------------------------------------------------------------------------