TSTP Solution File: RNG086+2 by ePrincess---1.0
View Problem
- Process Solution
%------------------------------------------------------------------------------
% File : ePrincess---1.0
% Problem : RNG086+2 : TPTP v8.1.0. Released v4.0.0.
% Transfm : none
% Format : tptp:raw
% Command : ePrincess-casc -timeout=%d %s
% Computer : n019.cluster.edu
% Model : x86_64 x86_64
% CPU : Intel(R) Xeon(R) CPU E5-2620 v4 2.10GHz
% Memory : 8042.1875MB
% OS : Linux 3.10.0-693.el7.x86_64
% CPULimit : 300s
% WCLimit : 600s
% DateTime : Mon Jul 18 20:25:19 EDT 2022
% Result : Theorem 3.84s 1.63s
% Output : Proof 6.17s
% Verified :
% SZS Type : -
% Comments :
%------------------------------------------------------------------------------
%----WARNING: Could not form TPTP format derivation
%------------------------------------------------------------------------------
%----ORIGINAL SYSTEM OUTPUT
% 0.03/0.12 % Problem : RNG086+2 : TPTP v8.1.0. Released v4.0.0.
% 0.03/0.13 % Command : ePrincess-casc -timeout=%d %s
% 0.13/0.34 % Computer : n019.cluster.edu
% 0.13/0.34 % Model : x86_64 x86_64
% 0.13/0.34 % CPU : Intel(R) Xeon(R) CPU E5-2620 v4 @ 2.10GHz
% 0.13/0.34 % Memory : 8042.1875MB
% 0.13/0.34 % OS : Linux 3.10.0-693.el7.x86_64
% 0.13/0.34 % CPULimit : 300
% 0.13/0.34 % WCLimit : 600
% 0.13/0.34 % DateTime : Mon May 30 09:25:40 EDT 2022
% 0.13/0.34 % CPUTime :
% 0.65/0.63 ____ _
% 0.65/0.63 ___ / __ \_____(_)___ ________ __________
% 0.65/0.63 / _ \/ /_/ / ___/ / __ \/ ___/ _ \/ ___/ ___/
% 0.65/0.63 / __/ ____/ / / / / / / /__/ __(__ |__ )
% 0.65/0.63 \___/_/ /_/ /_/_/ /_/\___/\___/____/____/
% 0.65/0.63
% 0.65/0.63 A Theorem Prover for First-Order Logic
% 0.65/0.63 (ePrincess v.1.0)
% 0.65/0.63
% 0.65/0.63 (c) Philipp Rümmer, 2009-2015
% 0.65/0.63 (c) Peter Backeman, 2014-2015
% 0.65/0.63 (contributions by Angelo Brillout, Peter Baumgartner)
% 0.65/0.63 Free software under GNU Lesser General Public License (LGPL).
% 0.65/0.63 Bug reports to peter@backeman.se
% 0.65/0.63
% 0.65/0.63 For more information, visit http://user.uu.se/~petba168/breu/
% 0.65/0.63
% 0.65/0.63 Loading /export/starexec/sandbox/benchmark/theBenchmark.p ...
% 0.77/0.68 Prover 0: Options: -triggersInConjecture -genTotalityAxioms -tightFunctionScopes -clausifier=simple -reverseFunctionalityPropagation +boolFunsAsPreds -triggerStrategy=allMaximal -resolutionMethod=nonUnifying +ignoreQuantifiers -generateTriggers=all
% 1.75/1.03 Prover 0: Preprocessing ...
% 3.37/1.46 Prover 0: Constructing countermodel ...
% 3.84/1.63 Prover 0: proved (943ms)
% 3.84/1.63
% 3.84/1.63 No countermodel exists, formula is valid
% 3.84/1.63 % SZS status Theorem for theBenchmark
% 3.84/1.63
% 3.84/1.63 Generating proof ... found it (size 8)
% 5.54/1.94
% 5.54/1.94 % SZS output start Proof for theBenchmark
% 5.54/1.94 Assumed formulas after preprocessing and simplification:
% 5.54/1.94 | (0) ? [v0] : ? [v1] : ? [v2] : ? [v3] : ? [v4] : ? [v5] : ( ~ (sz10 = sz00) & sdtpldt1(xI, xJ) = v1 & sdtpldt0(v4, v5) = xx & sdtpldt0(v2, v3) = xy & smndt0(sz10) = v0 & aIdeal0(xJ) & aIdeal0(xI) & aElementOf0(v5, xJ) & aElementOf0(v4, xI) & aElementOf0(v3, xJ) & aElementOf0(v2, xI) & aElementOf0(xy, v1) & aElementOf0(xx, v1) & aSet0(xJ) & aSet0(xI) & aElement0(xz) & aElement0(sz10) & aElement0(sz00) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ! [v11] : ( ~ (sdtpldt1(v6, v7) = v8) | ~ (sdtpldt0(v10, v11) = v9) | ~ aElementOf0(v11, v7) | ~ aElementOf0(v10, v6) | ~ aSet0(v7) | ~ aSet0(v6) | aElementOf0(v9, v8)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ! [v11] : ( ~ (sdtasdt0(v8, v6) = v10) | ~ (sdtasdt0(v7, v6) = v9) | ~ (sdtpldt0(v9, v10) = v11) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v12] : ? [v13] : ? [v14] : ? [v15] : (sdtasdt0(v12, v6) = v11 & sdtasdt0(v6, v12) = v13 & sdtasdt0(v6, v8) = v15 & sdtasdt0(v6, v7) = v14 & sdtpldt0(v14, v15) = v13 & sdtpldt0(v7, v8) = v12)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ! [v11] : ( ~ (sdtasdt0(v6, v8) = v10) | ~ (sdtasdt0(v6, v7) = v9) | ~ (sdtpldt0(v9, v10) = v11) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v12] : ? [v13] : ? [v14] : ? [v15] : (sdtasdt0(v12, v6) = v13 & sdtasdt0(v8, v6) = v15 & sdtasdt0(v7, v6) = v14 & sdtasdt0(v6, v12) = v11 & sdtpldt0(v14, v15) = v13 & sdtpldt0(v7, v8) = v12)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ( ~ (sdtasdt0(v9, v8) = v10) | ~ (sdtasdt0(v6, v7) = v9) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v11] : (sdtasdt0(v7, v8) = v11 & sdtasdt0(v6, v11) = v10)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ( ~ (sdtasdt0(v9, v6) = v10) | ~ (sdtpldt0(v7, v8) = v9) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v11] : ? [v12] : ? [v13] : ? [v14] : ? [v15] : (sdtasdt0(v8, v6) = v15 & sdtasdt0(v7, v6) = v14 & sdtasdt0(v6, v9) = v11 & sdtasdt0(v6, v8) = v13 & sdtasdt0(v6, v7) = v12 & sdtpldt0(v14, v15) = v10 & sdtpldt0(v12, v13) = v11)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ( ~ (sdtasdt0(v7, v8) = v9) | ~ (sdtasdt0(v6, v9) = v10) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v11] : (sdtasdt0(v11, v8) = v10 & sdtasdt0(v6, v7) = v11)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ( ~ (sdtasdt0(v6, v9) = v10) | ~ (sdtpldt0(v7, v8) = v9) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v11] : ? [v12] : ? [v13] : ? [v14] : ? [v15] : (sdtasdt0(v9, v6) = v13 & sdtasdt0(v8, v6) = v15 & sdtasdt0(v7, v6) = v14 & sdtasdt0(v6, v8) = v12 & sdtasdt0(v6, v7) = v11 & sdtpldt0(v14, v15) = v13 & sdtpldt0(v11, v12) = v10)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ( ~ (sdtpldt0(v9, v8) = v10) | ~ (sdtpldt0(v6, v7) = v9) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v11] : (sdtpldt0(v7, v8) = v11 & sdtpldt0(v6, v11) = v10)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ! [v10] : ( ~ (sdtpldt0(v7, v8) = v9) | ~ (sdtpldt0(v6, v9) = v10) | ~ aElement0(v8) | ~ aElement0(v7) | ~ aElement0(v6) | ? [v11] : (sdtpldt0(v11, v8) = v10 & sdtpldt0(v6, v7) = v11)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : (v9 = v8 | ~ (sdtasasdt0(v6, v7) = v8) | ~ aSet0(v9) | ~ aSet0(v7) | ~ aSet0(v6) | ? [v10] : (( ~ aElementOf0(v10, v9) | ~ aElementOf0(v10, v7) | ~ aElementOf0(v10, v6)) & (aElementOf0(v10, v9) | (aElementOf0(v10, v7) & aElementOf0(v10, v6))))) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : (v9 = v8 | ~ (sdtpldt1(v6, v7) = v8) | ~ aSet0(v9) | ~ aSet0(v7) | ~ aSet0(v6) | ? [v10] : ? [v11] : ? [v12] : ? [v13] : (( ~ aElementOf0(v10, v9) | ! [v14] : ! [v15] : ( ~ (sdtpldt0(v14, v15) = v10) | ~ aElementOf0(v15, v7) | ~ aElementOf0(v14, v6))) & (aElementOf0(v10, v9) | (v13 = v10 & sdtpldt0(v11, v12) = v10 & aElementOf0(v12, v7) & aElementOf0(v11, v6))))) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : (v7 = v6 | ~ (sdtasasdt0(v9, v8) = v7) | ~ (sdtasasdt0(v9, v8) = v6)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : (v7 = v6 | ~ (sdtpldt1(v9, v8) = v7) | ~ (sdtpldt1(v9, v8) = v6)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : (v7 = v6 | ~ (sdtasdt0(v9, v8) = v7) | ~ (sdtasdt0(v9, v8) = v6)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : (v7 = v6 | ~ (sdtpldt0(v9, v8) = v7) | ~ (sdtpldt0(v9, v8) = v6)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ( ~ (sdtasasdt0(v6, v7) = v8) | ~ aElementOf0(v9, v8) | ~ aSet0(v7) | ~ aSet0(v6) | aElementOf0(v9, v7)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ( ~ (sdtasasdt0(v6, v7) = v8) | ~ aElementOf0(v9, v8) | ~ aSet0(v7) | ~ aSet0(v6) | aElementOf0(v9, v6)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ( ~ (sdtasasdt0(v6, v7) = v8) | ~ aElementOf0(v9, v7) | ~ aElementOf0(v9, v6) | ~ aSet0(v7) | ~ aSet0(v6) | aElementOf0(v9, v8)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ( ~ (sdtpldt1(v6, v7) = v8) | ~ aElementOf0(v9, v8) | ~ aSet0(v7) | ~ aSet0(v6) | ? [v10] : ? [v11] : (sdtpldt0(v10, v11) = v9 & aElementOf0(v11, v7) & aElementOf0(v10, v6))) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ( ~ (sdtasdt0(v8, v7) = v9) | ~ aIdeal0(v6) | ~ aElementOf0(v7, v6) | ~ aElement0(v8) | aElementOf0(v9, v6)) & ! [v6] : ! [v7] : ! [v8] : ! [v9] : ( ~ (sdtpldt0(v7, v8) = v9) | ~ aIdeal0(v6) | ~ aElementOf0(v8, v6) | ~ aElementOf0(v7, v6) | aElementOf0(v9, v6)) & ! [v6] : ! [v7] : ! [v8] : (v8 = sz00 | ~ (sdtpldt0(v7, v6) = v8) | ~ (smndt0(v6) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : ! [v8] : (v8 = sz00 | ~ (sdtpldt0(v6, v7) = v8) | ~ (smndt0(v6) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : ! [v8] : (v7 = v6 | ~ (smndt0(v8) = v7) | ~ (smndt0(v8) = v6)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtasasdt0(v6, v7) = v8) | ~ aSet0(v7) | ~ aSet0(v6) | aSet0(v8)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt1(v6, v7) = v8) | ~ aSet0(v7) | ~ aSet0(v6) | aSet0(v8)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtasdt0(v7, v6) = v8) | ~ aElementOf0(v6, xJ) | ~ aElement0(v7) | aElementOf0(v8, xJ)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtasdt0(v7, v6) = v8) | ~ aElementOf0(v6, xI) | ~ aElement0(v7) | aElementOf0(v8, xI)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtasdt0(v7, v6) = v8) | ~ aElement0(v7) | ~ aElement0(v6) | sdtasdt0(v6, v7) = v8) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtasdt0(v6, v7) = v8) | ~ aElement0(v7) | ~ aElement0(v6) | sdtasdt0(v7, v6) = v8) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtasdt0(v6, v7) = v8) | ~ aElement0(v7) | ~ aElement0(v6) | aElement0(v8)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v7, v6) = v8) | ~ (smndt0(v6) = v7) | ~ aElement0(v6) | sdtpldt0(v6, v7) = sz00) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v7, v6) = v8) | ~ aElement0(v7) | ~ aElement0(v6) | sdtpldt0(v6, v7) = v8) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v6, v7) = v8) | ~ (smndt0(v6) = v7) | ~ aElement0(v6) | sdtpldt0(v7, v6) = sz00) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v6, v7) = v8) | ~ aElementOf0(v7, xJ) | ~ aElementOf0(v6, xJ) | aElementOf0(v8, xJ)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v6, v7) = v8) | ~ aElementOf0(v7, xI) | ~ aElementOf0(v6, xI) | aElementOf0(v8, xI)) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v6, v7) = v8) | ~ aElement0(v7) | ~ aElement0(v6) | sdtpldt0(v7, v6) = v8) & ! [v6] : ! [v7] : ! [v8] : ( ~ (sdtpldt0(v6, v7) = v8) | ~ aElement0(v7) | ~ aElement0(v6) | aElement0(v8)) & ! [v6] : ! [v7] : (v7 = v6 | ~ (sdtasdt0(v6, sz10) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : (v7 = v6 | ~ (sdtasdt0(sz10, v6) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : (v7 = v6 | ~ (sdtpldt0(v6, sz00) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : (v7 = v6 | ~ (sdtpldt0(sz00, v6) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : (v7 = v6 | ~ aSet0(v7) | ~ aSet0(v6) | ? [v8] : ((aElementOf0(v8, v7) & ~ aElementOf0(v8, v6)) | (aElementOf0(v8, v6) & ~ aElementOf0(v8, v7)))) & ! [v6] : ! [v7] : (v7 = sz00 | v6 = sz00 | ~ (sdtasdt0(v6, v7) = sz00) | ~ aElement0(v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : (v7 = sz00 | ~ (sdtasdt0(v6, sz00) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : (v7 = sz00 | ~ (sdtasdt0(sz00, v6) = v7) | ~ aElement0(v6)) & ! [v6] : ! [v7] : ( ~ (sdtasdt0(v6, v0) = v7) | ~ aElement0(v6) | (sdtasdt0(v0, v6) = v7 & smndt0(v6) = v7)) & ! [v6] : ! [v7] : ( ~ (sdtasdt0(v6, sz10) = v7) | ~ aElement0(v6) | sdtasdt0(sz10, v6) = v6) & ! [v6] : ! [v7] : ( ~ (sdtasdt0(v6, sz00) = v7) | ~ aElement0(v6) | sdtasdt0(sz00, v6) = sz00) & ! [v6] : ! [v7] : ( ~ (sdtasdt0(v0, v6) = v7) | ~ aElement0(v6) | (sdtasdt0(v6, v0) = v7 & smndt0(v6) = v7)) & ! [v6] : ! [v7] : ( ~ (sdtasdt0(sz10, v6) = v7) | ~ aElement0(v6) | sdtasdt0(v6, sz10) = v6) & ! [v6] : ! [v7] : ( ~ (sdtasdt0(sz00, v6) = v7) | ~ aElement0(v6) | sdtasdt0(v6, sz00) = sz00) & ! [v6] : ! [v7] : ( ~ (sdtpldt0(v6, sz00) = v7) | ~ aElement0(v6) | sdtpldt0(sz00, v6) = v6) & ! [v6] : ! [v7] : ( ~ (sdtpldt0(sz00, v6) = v7) | ~ aElement0(v6) | sdtpldt0(v6, sz00) = v6) & ! [v6] : ! [v7] : ( ~ (smndt0(v6) = v7) | ~ aElement0(v6) | aElement0(v7)) & ! [v6] : ! [v7] : ( ~ (smndt0(v6) = v7) | ~ aElement0(v6) | (sdtasdt0(v6, v0) = v7 & sdtasdt0(v0, v6) = v7)) & ! [v6] : ! [v7] : ( ~ aElementOf0(v7, v6) | ~ aSet0(v6) | aElement0(v7)) & ! [v6] : ! [v7] : ( ~ aElementOf0(v7, xJ) | ~ aElementOf0(v6, xI) | ? [v8] : ( ~ (v8 = xx) & sdtpldt0(v6, v7) = v8)) & ! [v6] : ( ~ aIdeal0(v6) | aSet0(v6)) & ! [v6] : ( ~ aSet0(v6) | aIdeal0(v6) | ? [v7] : ? [v8] : ? [v9] : (aElementOf0(v7, v6) & ((sdtasdt0(v8, v7) = v9 & aElement0(v8) & ~ aElementOf0(v9, v6)) | (sdtpldt0(v7, v8) = v9 & aElementOf0(v8, v6) & ~ aElementOf0(v9, v6))))))
% 5.83/2.00 | Instantiating (0) with all_0_0_0, all_0_1_1, all_0_2_2, all_0_3_3, all_0_4_4, all_0_5_5 yields:
% 5.83/2.00 | (1) ~ (sz10 = sz00) & sdtpldt1(xI, xJ) = all_0_4_4 & sdtpldt0(all_0_1_1, all_0_0_0) = xx & sdtpldt0(all_0_3_3, all_0_2_2) = xy & smndt0(sz10) = all_0_5_5 & aIdeal0(xJ) & aIdeal0(xI) & aElementOf0(all_0_0_0, xJ) & aElementOf0(all_0_1_1, xI) & aElementOf0(all_0_2_2, xJ) & aElementOf0(all_0_3_3, xI) & aElementOf0(xy, all_0_4_4) & aElementOf0(xx, all_0_4_4) & aSet0(xJ) & aSet0(xI) & aElement0(xz) & aElement0(sz10) & aElement0(sz00) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ (sdtpldt0(v4, v5) = v3) | ~ aElementOf0(v5, v1) | ~ aElementOf0(v4, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v2, v0) = v4) | ~ (sdtasdt0(v1, v0) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v5 & sdtasdt0(v0, v6) = v7 & sdtasdt0(v0, v2) = v9 & sdtasdt0(v0, v1) = v8 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v0, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v6) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v1, v2) = v5 & sdtasdt0(v0, v5) = v4)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v0) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v3) = v5 & sdtasdt0(v0, v2) = v7 & sdtasdt0(v0, v1) = v6 & sdtpldt0(v8, v9) = v4 & sdtpldt0(v6, v7) = v5)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v1, v2) = v3) | ~ (sdtasdt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v5, v2) = v4 & sdtasdt0(v0, v1) = v5)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v0, v3) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v3, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v2) = v6 & sdtasdt0(v0, v1) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v5, v6) = v4)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) | ~ (sdtpldt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v1, v2) = v5 & sdtpldt0(v0, v5) = v4)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ (sdtpldt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v5, v2) = v4 & sdtpldt0(v0, v1) = v5)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : (( ~ aElementOf0(v4, v3) | ~ aElementOf0(v4, v1) | ~ aElementOf0(v4, v0)) & (aElementOf0(v4, v3) | (aElementOf0(v4, v1) & aElementOf0(v4, v0))))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : ? [v6] : ? [v7] : (( ~ aElementOf0(v4, v3) | ! [v8] : ! [v9] : ( ~ (sdtpldt0(v8, v9) = v4) | ~ aElementOf0(v9, v1) | ~ aElementOf0(v8, v0))) & (aElementOf0(v4, v3) | (v7 = v4 & sdtpldt0(v5, v6) = v4 & aElementOf0(v6, v1) & aElementOf0(v5, v0))))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasasdt0(v3, v2) = v1) | ~ (sdtasasdt0(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt1(v3, v2) = v1) | ~ (sdtpldt1(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasdt0(v3, v2) = v1) | ~ (sdtasdt0(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt0(v3, v2) = v1) | ~ (sdtpldt0(v3, v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v1)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v1) | ~ aElementOf0(v3, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : (sdtpldt0(v4, v5) = v3 & aElementOf0(v5, v1) & aElementOf0(v4, v0))) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, v1) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v1, v0) | ~ aElement0(v2) | aElementOf0(v3, v0)) & ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v2, v0) | ~ aElementOf0(v1, v0) | aElementOf0(v3, v0)) & ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (smndt0(v2) = v1) | ~ (smndt0(v2) = v0)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElementOf0(v0, xJ) | ~ aElement0(v1) | aElementOf0(v2, xJ)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElementOf0(v0, xI) | ~ aElement0(v1) | aElementOf0(v2, xI)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v0, v1) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v1, v0) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = sz00) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = sz00) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElementOf0(v1, xJ) | ~ aElementOf0(v0, xJ) | aElementOf0(v2, xJ)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElementOf0(v1, xI) | ~ aElementOf0(v0, xI) | aElementOf0(v2, xI)) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = v2) & ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = v0 | ~ aSet0(v1) | ~ aSet0(v0) | ? [v2] : ((aElementOf0(v2, v1) & ~ aElementOf0(v2, v0)) | (aElementOf0(v2, v0) & ~ aElementOf0(v2, v1)))) & ! [v0] : ! [v1] : (v1 = sz00 | v0 = sz00 | ~ (sdtasdt0(v0, v1) = sz00) | ~ aElement0(v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0)) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, all_0_5_5) = v1) | ~ aElement0(v0) | (sdtasdt0(all_0_5_5, v0) = v1 & smndt0(v0) = v1)) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0) | sdtasdt0(sz10, v0) = v0) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtasdt0(sz00, v0) = sz00) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(all_0_5_5, v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_5_5) = v1 & smndt0(v0) = v1)) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz10) = v0) & ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz00) = sz00) & ! [v0] : ! [v1] : ( ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtpldt0(sz00, v0) = v0) & ! [v0] : ! [v1] : ( ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, sz00) = v0) & ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | aElement0(v1)) & ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_5_5) = v1 & sdtasdt0(all_0_5_5, v0) = v1)) & ! [v0] : ! [v1] : ( ~ aElementOf0(v1, v0) | ~ aSet0(v0) | aElement0(v1)) & ! [v0] : ! [v1] : ( ~ aElementOf0(v1, xJ) | ~ aElementOf0(v0, xI) | ? [v2] : ( ~ (v2 = xx) & sdtpldt0(v0, v1) = v2)) & ! [v0] : ( ~ aIdeal0(v0) | aSet0(v0)) & ! [v0] : ( ~ aSet0(v0) | aIdeal0(v0) | ? [v1] : ? [v2] : ? [v3] : (aElementOf0(v1, v0) & ((sdtasdt0(v2, v1) = v3 & aElement0(v2) & ~ aElementOf0(v3, v0)) | (sdtpldt0(v1, v2) = v3 & aElementOf0(v2, v0) & ~ aElementOf0(v3, v0)))))
% 5.83/2.04 |
% 5.83/2.04 | Applying alpha-rule on (1) yields:
% 5.83/2.04 | (2) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v1))
% 5.83/2.04 | (3) ! [v0] : ! [v1] : (v1 = v0 | ~ aSet0(v1) | ~ aSet0(v0) | ? [v2] : ((aElementOf0(v2, v1) & ~ aElementOf0(v2, v0)) | (aElementOf0(v2, v0) & ~ aElementOf0(v2, v1))))
% 5.83/2.04 | (4) ~ (sz10 = sz00)
% 5.83/2.04 | (5) ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | aElement0(v1))
% 5.83/2.04 | (6) aElementOf0(all_0_2_2, xJ)
% 5.83/2.04 | (7) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v0))
% 5.83/2.04 | (8) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2))
% 5.83/2.04 | (9) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2))
% 5.83/2.04 | (10) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = v2)
% 5.83/2.04 | (11) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasasdt0(v3, v2) = v1) | ~ (sdtasasdt0(v3, v2) = v0))
% 5.83/2.04 | (12) ! [v0] : ! [v1] : ( ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtpldt0(sz00, v0) = v0)
% 5.83/2.04 | (13) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | aElement0(v2))
% 5.83/2.04 | (14) ! [v0] : ! [v1] : (v1 = sz00 | v0 = sz00 | ~ (sdtasdt0(v0, v1) = sz00) | ~ aElement0(v1) | ~ aElement0(v0))
% 5.83/2.04 | (15) ! [v0] : ! [v1] : ( ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, sz00) = v0)
% 5.83/2.04 | (16) sdtpldt0(all_0_1_1, all_0_0_0) = xx
% 5.83/2.04 | (17) aElementOf0(all_0_0_0, xJ)
% 5.83/2.04 | (18) ! [v0] : ( ~ aIdeal0(v0) | aSet0(v0))
% 5.83/2.04 | (19) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElementOf0(v0, xJ) | ~ aElement0(v1) | aElementOf0(v2, xJ))
% 5.83/2.05 | (20) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasdt0(v2, v1) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v1, v0) | ~ aElement0(v2) | aElementOf0(v3, v0))
% 5.83/2.05 | (21) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v0, v1) = v2)
% 5.83/2.05 | (22) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(sz00, v0) = v1) | ~ aElement0(v0))
% 5.83/2.05 | (23) sdtpldt1(xI, xJ) = all_0_4_4
% 5.83/2.05 | (24) aElementOf0(xx, all_0_4_4)
% 5.83/2.05 | (25) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) | ~ (sdtpldt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v1, v2) = v5 & sdtpldt0(v0, v5) = v4))
% 5.83/2.05 | (26) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v0, v1) = sz00)
% 5.83/2.05 | (27) ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz10) = v0)
% 5.83/2.05 | (28) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : (( ~ aElementOf0(v4, v3) | ~ aElementOf0(v4, v1) | ~ aElementOf0(v4, v0)) & (aElementOf0(v4, v3) | (aElementOf0(v4, v1) & aElementOf0(v4, v0)))))
% 5.83/2.05 | (29) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElementOf0(v1, xI) | ~ aElementOf0(v0, xI) | aElementOf0(v2, xI))
% 5.83/2.05 | (30) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ aIdeal0(v0) | ~ aElementOf0(v2, v0) | ~ aElementOf0(v1, v0) | aElementOf0(v3, v0))
% 5.83/2.05 | (31) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ (sdtpldt0(v4, v5) = v3) | ~ aElementOf0(v5, v1) | ~ aElementOf0(v4, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2))
% 5.83/2.05 | (32) ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0))
% 5.83/2.05 | (33) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(sz10, v0) = v1) | ~ aElement0(v0))
% 5.83/2.05 | (34) sdtpldt0(all_0_3_3, all_0_2_2) = xy
% 5.83/2.05 | (35) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v2, v0) = v4) | ~ (sdtasdt0(v1, v0) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v5 & sdtasdt0(v0, v6) = v7 & sdtasdt0(v0, v2) = v9 & sdtasdt0(v0, v1) = v8 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6))
% 5.83/2.05 | (36) aSet0(xJ)
% 5.83/2.05 | (37) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v1, v2) = v5 & sdtasdt0(v0, v5) = v4))
% 5.83/2.05 | (38) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtasdt0(v1, v0) = v2)
% 5.83/2.05 | (39) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aSet0(v1) | ~ aSet0(v0) | aSet0(v2))
% 5.83/2.05 | (40) aIdeal0(xI)
% 5.83/2.05 | (41) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtasdt0(v3, v2) = v1) | ~ (sdtasdt0(v3, v2) = v0))
% 5.83/2.05 | (42) smndt0(sz10) = all_0_5_5
% 5.83/2.05 | (43) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElement0(v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = v2)
% 5.83/2.06 | (44) ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0))
% 5.83/2.06 | (45) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtpldt0(v1, v2) = v3) | ~ (sdtpldt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtpldt0(v5, v2) = v4 & sdtpldt0(v0, v1) = v5))
% 5.83/2.06 | (46) ! [v0] : ! [v1] : ( ~ aElementOf0(v1, v0) | ~ aSet0(v0) | aElement0(v1))
% 5.83/2.06 | (47) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt1(v3, v2) = v1) | ~ (sdtpldt1(v3, v2) = v0))
% 6.14/2.06 | (48) aSet0(xI)
% 6.14/2.06 | (49) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtpldt1(v0, v1) = v2) | ~ aElementOf0(v3, v2) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : (sdtpldt0(v4, v5) = v3 & aElementOf0(v5, v1) & aElementOf0(v4, v0)))
% 6.14/2.06 | (50) aElementOf0(all_0_1_1, xI)
% 6.14/2.06 | (51) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v3 = v2 | ~ (sdtpldt1(v0, v1) = v2) | ~ aSet0(v3) | ~ aSet0(v1) | ~ aSet0(v0) | ? [v4] : ? [v5] : ? [v6] : ? [v7] : (( ~ aElementOf0(v4, v3) | ! [v8] : ! [v9] : ( ~ (sdtpldt0(v8, v9) = v4) | ~ aElementOf0(v9, v1) | ~ aElementOf0(v8, v0))) & (aElementOf0(v4, v3) | (v7 = v4 & sdtpldt0(v5, v6) = v4 & aElementOf0(v6, v1) & aElementOf0(v5, v0)))))
% 6.14/2.06 | (52) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v0, v3) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v3, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v2) = v6 & sdtasdt0(v0, v1) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v5, v6) = v4))
% 6.14/2.06 | (53) aElement0(sz00)
% 6.14/2.06 | (54) aIdeal0(xJ)
% 6.14/2.06 | (55) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v1, v2) = v3) | ~ (sdtasdt0(v0, v3) = v4) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : (sdtasdt0(v5, v2) = v4 & sdtasdt0(v0, v1) = v5))
% 6.14/2.06 | (56) ! [v0] : ! [v1] : ! [v2] : (v2 = sz00 | ~ (sdtpldt0(v1, v0) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0))
% 6.14/2.06 | (57) aElementOf0(all_0_3_3, xI)
% 6.14/2.06 | (58) ! [v0] : ! [v1] : ! [v2] : (v1 = v0 | ~ (smndt0(v2) = v1) | ~ (smndt0(v2) = v0))
% 6.14/2.06 | (59) ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz00) = v1) | ~ aElement0(v0) | sdtasdt0(sz00, v0) = sz00)
% 6.14/2.06 | (60) ! [v0] : ! [v1] : ( ~ aElementOf0(v1, xJ) | ~ aElementOf0(v0, xI) | ? [v2] : ( ~ (v2 = xx) & sdtpldt0(v0, v1) = v2))
% 6.14/2.06 | (61) ! [v0] : ! [v1] : ( ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0) | sdtasdt0(v0, sz00) = sz00)
% 6.14/2.06 | (62) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtpldt0(v0, sz00) = v1) | ~ aElement0(v0))
% 6.14/2.06 | (63) aElement0(sz10)
% 6.14/2.06 | (64) ! [v0] : ! [v1] : ! [v2] : ! [v3] : (v1 = v0 | ~ (sdtpldt0(v3, v2) = v1) | ~ (sdtpldt0(v3, v2) = v0))
% 6.14/2.07 | (65) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ( ~ (sdtasdt0(v3, v0) = v4) | ~ (sdtpldt0(v1, v2) = v3) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v5] : ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v3) = v5 & sdtasdt0(v0, v2) = v7 & sdtasdt0(v0, v1) = v6 & sdtpldt0(v8, v9) = v4 & sdtpldt0(v6, v7) = v5))
% 6.14/2.07 | (66) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) | ~ aElementOf0(v3, v1) | ~ aElementOf0(v3, v0) | ~ aSet0(v1) | ~ aSet0(v0) | aElementOf0(v3, v2))
% 6.14/2.07 | (67) ! [v0] : ! [v1] : ( ~ (sdtasdt0(all_0_5_5, v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_5_5) = v1 & smndt0(v0) = v1))
% 6.14/2.07 | (68) ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, all_0_5_5) = v1) | ~ aElement0(v0) | (sdtasdt0(all_0_5_5, v0) = v1 & smndt0(v0) = v1))
% 6.14/2.07 | (69) ! [v0] : ! [v1] : ( ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0) | sdtasdt0(sz10, v0) = v0)
% 6.14/2.07 | (70) ! [v0] : ! [v1] : (v1 = v0 | ~ (sdtasdt0(v0, sz10) = v1) | ~ aElement0(v0))
% 6.14/2.07 | (71) ! [v0] : ! [v1] : ! [v2] : ! [v3] : ! [v4] : ! [v5] : ( ~ (sdtasdt0(v0, v2) = v4) | ~ (sdtasdt0(v0, v1) = v3) | ~ (sdtpldt0(v3, v4) = v5) | ~ aElement0(v2) | ~ aElement0(v1) | ~ aElement0(v0) | ? [v6] : ? [v7] : ? [v8] : ? [v9] : (sdtasdt0(v6, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v6) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6))
% 6.14/2.07 | (72) ! [v0] : ! [v1] : ( ~ (smndt0(v0) = v1) | ~ aElement0(v0) | (sdtasdt0(v0, all_0_5_5) = v1 & sdtasdt0(all_0_5_5, v0) = v1))
% 6.17/2.07 | (73) aElementOf0(xy, all_0_4_4)
% 6.17/2.07 | (74) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) | ~ aElementOf0(v0, xI) | ~ aElement0(v1) | aElementOf0(v2, xI))
% 6.17/2.07 | (75) ! [v0] : ( ~ aSet0(v0) | aIdeal0(v0) | ? [v1] : ? [v2] : ? [v3] : (aElementOf0(v1, v0) & ((sdtasdt0(v2, v1) = v3 & aElement0(v2) & ~ aElementOf0(v3, v0)) | (sdtpldt0(v1, v2) = v3 & aElementOf0(v2, v0) & ~ aElementOf0(v3, v0)))))
% 6.17/2.07 | (76) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ (smndt0(v0) = v1) | ~ aElement0(v0) | sdtpldt0(v1, v0) = sz00)
% 6.17/2.07 | (77) ! [v0] : ! [v1] : ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) | ~ aElementOf0(v1, xJ) | ~ aElementOf0(v0, xJ) | aElementOf0(v2, xJ))
% 6.17/2.07 | (78) ! [v0] : ! [v1] : (v1 = sz00 | ~ (sdtasdt0(sz00, v0) = v1) | ~ aElement0(v0))
% 6.17/2.07 | (79) aElement0(xz)
% 6.17/2.07 |
% 6.17/2.07 | Instantiating formula (60) with all_0_0_0, all_0_1_1 and discharging atoms aElementOf0(all_0_0_0, xJ), aElementOf0(all_0_1_1, xI), yields:
% 6.17/2.07 | (80) ? [v0] : ( ~ (v0 = xx) & sdtpldt0(all_0_1_1, all_0_0_0) = v0)
% 6.17/2.07 |
% 6.17/2.07 | Instantiating (80) with all_17_0_12 yields:
% 6.17/2.07 | (81) ~ (all_17_0_12 = xx) & sdtpldt0(all_0_1_1, all_0_0_0) = all_17_0_12
% 6.17/2.07 |
% 6.17/2.07 | Applying alpha-rule on (81) yields:
% 6.17/2.07 | (82) ~ (all_17_0_12 = xx)
% 6.17/2.07 | (83) sdtpldt0(all_0_1_1, all_0_0_0) = all_17_0_12
% 6.17/2.07 |
% 6.17/2.07 | Instantiating formula (64) with all_0_1_1, all_0_0_0, all_17_0_12, xx and discharging atoms sdtpldt0(all_0_1_1, all_0_0_0) = all_17_0_12, sdtpldt0(all_0_1_1, all_0_0_0) = xx, yields:
% 6.17/2.07 | (84) all_17_0_12 = xx
% 6.17/2.07 |
% 6.17/2.08 | Equations (84) can reduce 82 to:
% 6.17/2.08 | (85) $false
% 6.17/2.08 |
% 6.17/2.08 |-The branch is then unsatisfiable
% 6.17/2.08 % SZS output end Proof for theBenchmark
% 6.17/2.08
% 6.17/2.08 1433ms
%------------------------------------------------------------------------------