TSTP Solution File: RNG101+1 by ePrincess---1.0

View Problem - Process Solution

%------------------------------------------------------------------------------
% File     : ePrincess---1.0
% Problem  : RNG101+1 : TPTP v8.1.0. Released v4.0.0.
% Transfm  : none
% Format   : tptp:raw
% Command  : ePrincess-casc -timeout=%d %s

% Computer : n017.cluster.edu
% Model    : x86_64 x86_64
% CPU      : Intel(R) Xeon(R) CPU E5-2620 v4 2.10GHz
% Memory   : 8042.1875MB
% OS       : Linux 3.10.0-693.el7.x86_64
% CPULimit : 300s
% WCLimit  : 600s
% DateTime : Mon Jul 18 20:25:22 EDT 2022

% Result   : Theorem 4.25s 1.62s
% Output   : Proof 6.61s
% Verified : 
% SZS Type : -

% Comments : 
%------------------------------------------------------------------------------
%----WARNING: Could not form TPTP format derivation
%------------------------------------------------------------------------------
%----ORIGINAL SYSTEM OUTPUT
% 0.00/0.11  % Problem  : RNG101+1 : TPTP v8.1.0. Released v4.0.0.
% 0.10/0.11  % Command  : ePrincess-casc -timeout=%d %s
% 0.11/0.32  % Computer : n017.cluster.edu
% 0.11/0.32  % Model    : x86_64 x86_64
% 0.11/0.32  % CPU      : Intel(R) Xeon(R) CPU E5-2620 v4 @ 2.10GHz
% 0.11/0.32  % Memory   : 8042.1875MB
% 0.11/0.32  % OS       : Linux 3.10.0-693.el7.x86_64
% 0.11/0.33  % CPULimit : 300
% 0.11/0.33  % WCLimit  : 600
% 0.11/0.33  % DateTime : Mon May 30 06:31:55 EDT 2022
% 0.11/0.33  % CPUTime  : 
% 0.18/0.57          ____       _                          
% 0.18/0.57    ___  / __ \_____(_)___  ________  __________
% 0.18/0.57   / _ \/ /_/ / ___/ / __ \/ ___/ _ \/ ___/ ___/
% 0.18/0.57  /  __/ ____/ /  / / / / / /__/  __(__  |__  ) 
% 0.18/0.57  \___/_/   /_/  /_/_/ /_/\___/\___/____/____/  
% 0.18/0.57  
% 0.18/0.57  A Theorem Prover for First-Order Logic
% 0.18/0.57  (ePrincess v.1.0)
% 0.18/0.57  
% 0.18/0.57  (c) Philipp Rümmer, 2009-2015
% 0.18/0.57  (c) Peter Backeman, 2014-2015
% 0.18/0.57  (contributions by Angelo Brillout, Peter Baumgartner)
% 0.18/0.57  Free software under GNU Lesser General Public License (LGPL).
% 0.18/0.57  Bug reports to peter@backeman.se
% 0.18/0.57  
% 0.18/0.57  For more information, visit http://user.uu.se/~petba168/breu/
% 0.18/0.57  
% 0.18/0.57  Loading /export/starexec/sandbox2/benchmark/theBenchmark.p ...
% 0.65/0.62  Prover 0: Options:  -triggersInConjecture -genTotalityAxioms -tightFunctionScopes -clausifier=simple -reverseFunctionalityPropagation +boolFunsAsPreds -triggerStrategy=allMaximal -resolutionMethod=nonUnifying +ignoreQuantifiers -generateTriggers=all
% 1.71/0.97  Prover 0: Preprocessing ...
% 3.23/1.39  Prover 0: Constructing countermodel ...
% 4.25/1.61  Prover 0: proved (995ms)
% 4.25/1.62  
% 4.25/1.62  No countermodel exists, formula is valid
% 4.25/1.62  % SZS status Theorem for theBenchmark
% 4.25/1.62  
% 4.25/1.62  Generating proof ... found it (size 11)
% 6.38/2.07  
% 6.38/2.07  % SZS output start Proof for theBenchmark
% 6.38/2.07  Assumed formulas after preprocessing and simplification: 
% 6.38/2.08  | (0)  ? [v0] :  ? [v1] : ( ~ (sz10 = sz00) & slsdtgt0(xc) = v1 & smndt0(sz10) = v0 & aElementOf0(xy, v1) & aElementOf0(xx, v1) & aElement0(xz) & aElement0(xc) & aElement0(sz10) & aElement0(sz00) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] :  ! [v7] : ( ~ (sdtpldt1(v2, v3) = v4) |  ~ (sdtpldt0(v6, v7) = v5) |  ~ aElementOf0(v7, v3) |  ~ aElementOf0(v6, v2) |  ~ aSet0(v3) |  ~ aSet0(v2) | aElementOf0(v5, v4)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] :  ! [v7] : ( ~ (sdtasdt0(v4, v2) = v6) |  ~ (sdtasdt0(v3, v2) = v5) |  ~ (sdtpldt0(v5, v6) = v7) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v8] :  ? [v9] :  ? [v10] :  ? [v11] : (sdtasdt0(v8, v2) = v7 & sdtasdt0(v2, v8) = v9 & sdtasdt0(v2, v4) = v11 & sdtasdt0(v2, v3) = v10 & sdtpldt0(v10, v11) = v9 & sdtpldt0(v3, v4) = v8)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] :  ! [v7] : ( ~ (sdtasdt0(v2, v4) = v6) |  ~ (sdtasdt0(v2, v3) = v5) |  ~ (sdtpldt0(v5, v6) = v7) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v8] :  ? [v9] :  ? [v10] :  ? [v11] : (sdtasdt0(v8, v2) = v9 & sdtasdt0(v4, v2) = v11 & sdtasdt0(v3, v2) = v10 & sdtasdt0(v2, v8) = v7 & sdtpldt0(v10, v11) = v9 & sdtpldt0(v3, v4) = v8)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtpldt1(v2, v3) = v4) |  ~ aIdeal0(v3) |  ~ aIdeal0(v2) |  ~ aElement0(v6) |  ~ aElement0(v5) |  ? [v7] : ((sdteqdtlpzmzozddtrp0(v7, v6, v3) & sdteqdtlpzmzozddtrp0(v7, v5, v2) & aElement0(v7)) | (aElement0(v7) &  ~ aElementOf0(v7, v4)))) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtasdt0(v5, v4) = v6) |  ~ (sdtasdt0(v2, v3) = v5) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v7] : (sdtasdt0(v3, v4) = v7 & sdtasdt0(v2, v7) = v6)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtasdt0(v5, v2) = v6) |  ~ (sdtpldt0(v3, v4) = v5) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v7] :  ? [v8] :  ? [v9] :  ? [v10] :  ? [v11] : (sdtasdt0(v4, v2) = v11 & sdtasdt0(v3, v2) = v10 & sdtasdt0(v2, v5) = v7 & sdtasdt0(v2, v4) = v9 & sdtasdt0(v2, v3) = v8 & sdtpldt0(v10, v11) = v6 & sdtpldt0(v8, v9) = v7)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtasdt0(v3, v4) = v5) |  ~ (sdtasdt0(v2, v5) = v6) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v7] : (sdtasdt0(v7, v4) = v6 & sdtasdt0(v2, v3) = v7)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtasdt0(v2, v5) = v6) |  ~ (sdtpldt0(v3, v4) = v5) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v7] :  ? [v8] :  ? [v9] :  ? [v10] :  ? [v11] : (sdtasdt0(v5, v2) = v9 & sdtasdt0(v4, v2) = v11 & sdtasdt0(v3, v2) = v10 & sdtasdt0(v2, v4) = v8 & sdtasdt0(v2, v3) = v7 & sdtpldt0(v10, v11) = v9 & sdtpldt0(v7, v8) = v6)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtpldt0(v5, v4) = v6) |  ~ (sdtpldt0(v2, v3) = v5) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v7] : (sdtpldt0(v3, v4) = v7 & sdtpldt0(v2, v7) = v6)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtpldt0(v3, v4) = v5) |  ~ (sdtpldt0(v2, v5) = v6) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v7] : (sdtpldt0(v7, v4) = v6 & sdtpldt0(v2, v3) = v7)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtpldt0(v2, v5) = v6) |  ~ (smndt0(v3) = v5) |  ~ sdteqdtlpzmzozddtrp0(v2, v3, v4) |  ~ aIdeal0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | aElementOf0(v6, v4)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] :  ! [v6] : ( ~ (sdtpldt0(v2, v5) = v6) |  ~ (smndt0(v3) = v5) |  ~ aIdeal0(v4) |  ~ aElementOf0(v6, v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | sdteqdtlpzmzozddtrp0(v2, v3, v4)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : (v5 = v4 |  ~ (sdtasasdt0(v2, v3) = v4) |  ~ aSet0(v5) |  ~ aSet0(v3) |  ~ aSet0(v2) |  ? [v6] : (( ~ aElementOf0(v6, v5) |  ~ aElementOf0(v6, v3) |  ~ aElementOf0(v6, v2)) & (aElementOf0(v6, v5) | (aElementOf0(v6, v3) & aElementOf0(v6, v2))))) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : (v5 = v4 |  ~ (sdtpldt1(v2, v3) = v4) |  ~ aSet0(v5) |  ~ aSet0(v3) |  ~ aSet0(v2) |  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (( ~ aElementOf0(v6, v5) |  ! [v10] :  ! [v11] : ( ~ (sdtpldt0(v10, v11) = v6) |  ~ aElementOf0(v11, v3) |  ~ aElementOf0(v10, v2))) & (aElementOf0(v6, v5) | (v9 = v6 & sdtpldt0(v7, v8) = v6 & aElementOf0(v8, v3) & aElementOf0(v7, v2))))) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : (v3 = v2 |  ~ (sdtasasdt0(v5, v4) = v3) |  ~ (sdtasasdt0(v5, v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : (v3 = v2 |  ~ (sdtpldt1(v5, v4) = v3) |  ~ (sdtpldt1(v5, v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : (v3 = v2 |  ~ (sdtasdt0(v5, v4) = v3) |  ~ (sdtasdt0(v5, v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : (v3 = v2 |  ~ (sdtpldt0(v5, v4) = v3) |  ~ (sdtpldt0(v5, v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (slsdtgt0(v2) = v3) |  ~ (sdtasdt0(v2, v5) = v4) |  ~ aElement0(v5) |  ~ aElement0(v2) | aElementOf0(v4, v3)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasasdt0(v2, v3) = v4) |  ~ aElementOf0(v5, v4) |  ~ aSet0(v3) |  ~ aSet0(v2) | aElementOf0(v5, v3)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasasdt0(v2, v3) = v4) |  ~ aElementOf0(v5, v4) |  ~ aSet0(v3) |  ~ aSet0(v2) | aElementOf0(v5, v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasasdt0(v2, v3) = v4) |  ~ aElementOf0(v5, v3) |  ~ aElementOf0(v5, v2) |  ~ aSet0(v3) |  ~ aSet0(v2) | aElementOf0(v5, v4)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtpldt1(v2, v3) = v4) |  ~ aElementOf0(v5, v4) |  ~ aSet0(v3) |  ~ aSet0(v2) |  ? [v6] :  ? [v7] : (sdtpldt0(v6, v7) = v5 & aElementOf0(v7, v3) & aElementOf0(v6, v2))) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasdt0(v4, v3) = v5) |  ~ aIdeal0(v2) |  ~ aElementOf0(v3, v2) |  ~ aElement0(v4) | aElementOf0(v5, v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtpldt0(v3, v4) = v5) |  ~ aIdeal0(v2) |  ~ aElementOf0(v4, v2) |  ~ aElementOf0(v3, v2) | aElementOf0(v5, v2)) &  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ aGcdOfAnd0(v4, v2, v3) |  ~ aDivisorOf0(v5, v3) |  ~ aDivisorOf0(v5, v2) |  ~ aElement0(v3) |  ~ aElement0(v2) | doDivides0(v5, v4)) &  ! [v2] :  ! [v3] :  ! [v4] : (v4 = v3 |  ~ (slsdtgt0(v2) = v3) |  ~ aSet0(v4) |  ~ aElement0(v2) |  ? [v5] :  ? [v6] :  ? [v7] : (( ~ aElementOf0(v5, v4) |  ! [v8] : ( ~ (sdtasdt0(v2, v8) = v5) |  ~ aElement0(v8))) & (aElementOf0(v5, v4) | (v7 = v5 & sdtasdt0(v2, v6) = v5 & aElement0(v6))))) &  ! [v2] :  ! [v3] :  ! [v4] : (v4 = sz00 |  ~ (sdtpldt0(v3, v2) = v4) |  ~ (smndt0(v2) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] :  ! [v4] : (v4 = sz00 |  ~ (sdtpldt0(v2, v3) = v4) |  ~ (smndt0(v2) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] :  ! [v4] : (v3 = v2 |  ~ (slsdtgt0(v4) = v3) |  ~ (slsdtgt0(v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] : (v3 = v2 |  ~ (sbrdtbr0(v4) = v3) |  ~ (sbrdtbr0(v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] : (v3 = v2 |  ~ (smndt0(v4) = v3) |  ~ (smndt0(v4) = v2)) &  ! [v2] :  ! [v3] :  ! [v4] : (v3 = sz00 |  ~ (sbrdtbr0(v3) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v5] :  ? [v6] :  ? [v7] :  ? [v8] : (sbrdtbr0(v6) = v8 & sdtasdt0(v5, v3) = v7 & sdtpldt0(v7, v6) = v2 & aElement0(v6) & aElement0(v5) & (v6 = sz00 | iLess0(v8, v4)))) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (slsdtgt0(v2) = v3) |  ~ aElementOf0(v4, v3) |  ~ aElement0(v2) |  ? [v5] : (sdtasdt0(v2, v5) = v4 & aElement0(v5))) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasasdt0(v2, v3) = v4) |  ~ aIdeal0(v3) |  ~ aIdeal0(v2) | aIdeal0(v4)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasasdt0(v2, v3) = v4) |  ~ aSet0(v3) |  ~ aSet0(v2) | aSet0(v4)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt1(v2, v3) = v4) |  ~ aIdeal0(v3) |  ~ aIdeal0(v2) | aIdeal0(v4)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt1(v2, v3) = v4) |  ~ aSet0(v3) |  ~ aSet0(v2) | aSet0(v4)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | sdtasdt0(v2, v3) = v4) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v2, v4) = v3) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | doDivides0(v2, v3)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v2, v3) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | sdtasdt0(v3, v2) = v4) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v2, v3) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | aElement0(v4)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) |  ~ (smndt0(v2) = v3) |  ~ aElement0(v2) | sdtpldt0(v2, v3) = sz00) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | sdtpldt0(v2, v3) = v4) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v2, v3) = v4) |  ~ (smndt0(v2) = v3) |  ~ aElement0(v2) | sdtpldt0(v3, v2) = sz00) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v2, v3) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | sdtpldt0(v3, v2) = v4) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v2, v3) = v4) |  ~ aElement0(v3) |  ~ aElement0(v2) | aElement0(v4)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ aGcdOfAnd0(v4, v2, v3) |  ~ aElement0(v3) |  ~ aElement0(v2) | aDivisorOf0(v4, v3)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ aGcdOfAnd0(v4, v2, v3) |  ~ aElement0(v3) |  ~ aElement0(v2) | aDivisorOf0(v4, v2)) &  ! [v2] :  ! [v3] :  ! [v4] : ( ~ aDivisorOf0(v4, v3) |  ~ aDivisorOf0(v4, v2) |  ~ aElement0(v3) |  ~ aElement0(v2) | aGcdOfAnd0(v4, v2, v3) |  ? [v5] : (aDivisorOf0(v5, v3) & aDivisorOf0(v5, v2) &  ~ doDivides0(v5, v4))) &  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtasdt0(v2, sz10) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtasdt0(sz10, v2) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtpldt0(v2, sz00) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtpldt0(sz00, v2) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v3 = v2 |  ~ aSet0(v3) |  ~ aSet0(v2) |  ? [v4] : ((aElementOf0(v4, v3) &  ~ aElementOf0(v4, v2)) | (aElementOf0(v4, v2) &  ~ aElementOf0(v4, v3)))) &  ! [v2] :  ! [v3] : (v3 = sz00 | v2 = sz00 |  ~ (sdtasdt0(v2, v3) = sz00) |  ~ aElement0(v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v3 = sz00 |  ~ (sdtasdt0(v2, sz00) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v3 = sz00 |  ~ (sdtasdt0(sz00, v2) = v3) |  ~ aElement0(v2)) &  ! [v2] :  ! [v3] : (v2 = sz00 |  ~ (sbrdtbr0(v2) = v3) |  ~ aElement0(v2) | aNaturalNumber0(v3)) &  ! [v2] :  ! [v3] : ( ~ (slsdtgt0(v2) = v3) |  ~ aElement0(v2) | aSet0(v3)) &  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(v2, v0) = v3) |  ~ aElement0(v2) | (sdtasdt0(v0, v2) = v3 & smndt0(v2) = v3)) &  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(v2, sz10) = v3) |  ~ aElement0(v2) | sdtasdt0(sz10, v2) = v2) &  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(v2, sz00) = v3) |  ~ aElement0(v2) | sdtasdt0(sz00, v2) = sz00) &  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(v0, v2) = v3) |  ~ aElement0(v2) | (sdtasdt0(v2, v0) = v3 & smndt0(v2) = v3)) &  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(sz10, v2) = v3) |  ~ aElement0(v2) | sdtasdt0(v2, sz10) = v2) &  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(sz00, v2) = v3) |  ~ aElement0(v2) | sdtasdt0(v2, sz00) = sz00) &  ! [v2] :  ! [v3] : ( ~ (sdtpldt0(v2, sz00) = v3) |  ~ aElement0(v2) | sdtpldt0(sz00, v2) = v2) &  ! [v2] :  ! [v3] : ( ~ (sdtpldt0(sz00, v2) = v3) |  ~ aElement0(v2) | sdtpldt0(v2, sz00) = v2) &  ! [v2] :  ! [v3] : ( ~ (smndt0(v2) = v3) |  ~ aElement0(v2) | aElement0(v3)) &  ! [v2] :  ! [v3] : ( ~ (smndt0(v2) = v3) |  ~ aElement0(v2) | (sdtasdt0(v2, v0) = v3 & sdtasdt0(v0, v2) = v3)) &  ! [v2] :  ! [v3] : ( ~ misRelativelyPrime0(v2, v3) |  ~ aElement0(v3) |  ~ aElement0(v2) | aGcdOfAnd0(sz10, v2, v3)) &  ! [v2] :  ! [v3] : ( ~ aGcdOfAnd0(sz10, v2, v3) |  ~ aElement0(v3) |  ~ aElement0(v2) | misRelativelyPrime0(v2, v3)) &  ! [v2] :  ! [v3] : ( ~ aDivisorOf0(v3, v2) |  ~ aElement0(v2) | doDivides0(v3, v2)) &  ! [v2] :  ! [v3] : ( ~ aDivisorOf0(v3, v2) |  ~ aElement0(v2) | aElement0(v3)) &  ! [v2] :  ! [v3] : ( ~ doDivides0(v3, v2) |  ~ aElement0(v3) |  ~ aElement0(v2) | aDivisorOf0(v3, v2)) &  ! [v2] :  ! [v3] : ( ~ doDivides0(v2, v3) |  ~ aElement0(v3) |  ~ aElement0(v2) |  ? [v4] : (sdtasdt0(v2, v4) = v3 & aElement0(v4))) &  ! [v2] :  ! [v3] : ( ~ aElementOf0(v3, v2) |  ~ aSet0(v2) | aElement0(v3)) &  ! [v2] : ( ~ aIdeal0(v2) | aSet0(v2)) &  ! [v2] : ( ~ aSet0(v2) | aIdeal0(v2) |  ? [v3] :  ? [v4] :  ? [v5] : (aElementOf0(v3, v2) & ((sdtasdt0(v4, v3) = v5 & aElement0(v4) &  ~ aElementOf0(v5, v2)) | (sdtpldt0(v3, v4) = v5 & aElementOf0(v4, v2) &  ~ aElementOf0(v5, v2))))) &  ! [v2] : ( ~ aElement0(v2) |  ? [v3] : ( ~ (v3 = xx) & sdtasdt0(xc, v2) = v3)))
% 6.61/2.14  | Instantiating (0) with all_0_0_0, all_0_1_1 yields:
% 6.61/2.14  | (1)  ~ (sz10 = sz00) & slsdtgt0(xc) = all_0_0_0 & smndt0(sz10) = all_0_1_1 & aElementOf0(xy, all_0_0_0) & aElementOf0(xx, all_0_0_0) & aElement0(xz) & aElement0(xc) & aElement0(sz10) & aElement0(sz00) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ (sdtpldt0(v4, v5) = v3) |  ~ aElementOf0(v5, v1) |  ~ aElementOf0(v4, v0) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v2)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasdt0(v2, v0) = v4) |  ~ (sdtasdt0(v1, v0) = v3) |  ~ (sdtpldt0(v3, v4) = v5) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v6, v0) = v5 & sdtasdt0(v0, v6) = v7 & sdtasdt0(v0, v2) = v9 & sdtasdt0(v0, v1) = v8 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasdt0(v0, v2) = v4) |  ~ (sdtasdt0(v0, v1) = v3) |  ~ (sdtpldt0(v3, v4) = v5) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v6, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v6) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aIdeal0(v1) |  ~ aIdeal0(v0) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ? [v5] : ((sdteqdtlpzmzozddtrp0(v5, v4, v1) & sdteqdtlpzmzozddtrp0(v5, v3, v0) & aElement0(v5)) | (aElement0(v5) &  ~ aElementOf0(v5, v2)))) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) |  ~ (sdtasdt0(v0, v1) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtasdt0(v1, v2) = v5 & sdtasdt0(v0, v5) = v4)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v3, v0) = v4) |  ~ (sdtpldt0(v1, v2) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] :  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v3) = v5 & sdtasdt0(v0, v2) = v7 & sdtasdt0(v0, v1) = v6 & sdtpldt0(v8, v9) = v4 & sdtpldt0(v6, v7) = v5)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v1, v2) = v3) |  ~ (sdtasdt0(v0, v3) = v4) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtasdt0(v5, v2) = v4 & sdtasdt0(v0, v1) = v5)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v0, v3) = v4) |  ~ (sdtpldt0(v1, v2) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] :  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v3, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v2) = v6 & sdtasdt0(v0, v1) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v5, v6) = v4)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) |  ~ (sdtpldt0(v0, v1) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtpldt0(v1, v2) = v5 & sdtpldt0(v0, v5) = v4)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v1, v2) = v3) |  ~ (sdtpldt0(v0, v3) = v4) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtpldt0(v5, v2) = v4 & sdtpldt0(v0, v1) = v5)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) |  ~ (smndt0(v1) = v3) |  ~ sdteqdtlpzmzozddtrp0(v0, v1, v2) |  ~ aIdeal0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | aElementOf0(v4, v2)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) |  ~ (smndt0(v1) = v3) |  ~ aIdeal0(v2) |  ~ aElementOf0(v4, v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdteqdtlpzmzozddtrp0(v0, v1, v2)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtasasdt0(v0, v1) = v2) |  ~ aSet0(v3) |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v4] : (( ~ aElementOf0(v4, v3) |  ~ aElementOf0(v4, v1) |  ~ aElementOf0(v4, v0)) & (aElementOf0(v4, v3) | (aElementOf0(v4, v1) & aElementOf0(v4, v0))))) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtpldt1(v0, v1) = v2) |  ~ aSet0(v3) |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v4] :  ? [v5] :  ? [v6] :  ? [v7] : (( ~ aElementOf0(v4, v3) |  ! [v8] :  ! [v9] : ( ~ (sdtpldt0(v8, v9) = v4) |  ~ aElementOf0(v9, v1) |  ~ aElementOf0(v8, v0))) & (aElementOf0(v4, v3) | (v7 = v4 & sdtpldt0(v5, v6) = v4 & aElementOf0(v6, v1) & aElementOf0(v5, v0))))) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtasasdt0(v3, v2) = v1) |  ~ (sdtasasdt0(v3, v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtpldt1(v3, v2) = v1) |  ~ (sdtpldt1(v3, v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtasdt0(v3, v2) = v1) |  ~ (sdtasdt0(v3, v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtpldt0(v3, v2) = v1) |  ~ (sdtpldt0(v3, v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (slsdtgt0(v0) = v1) |  ~ (sdtasdt0(v0, v3) = v2) |  ~ aElement0(v3) |  ~ aElement0(v0) | aElementOf0(v2, v1)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aElementOf0(v3, v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v1)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aElementOf0(v3, v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aElementOf0(v3, v1) |  ~ aElementOf0(v3, v0) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v2)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aElementOf0(v3, v2) |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v4] :  ? [v5] : (sdtpldt0(v4, v5) = v3 & aElementOf0(v5, v1) & aElementOf0(v4, v0))) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(v2, v1) = v3) |  ~ aIdeal0(v0) |  ~ aElementOf0(v1, v0) |  ~ aElement0(v2) | aElementOf0(v3, v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtpldt0(v1, v2) = v3) |  ~ aIdeal0(v0) |  ~ aElementOf0(v2, v0) |  ~ aElementOf0(v1, v0) | aElementOf0(v3, v0)) &  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ aGcdOfAnd0(v2, v0, v1) |  ~ aDivisorOf0(v3, v1) |  ~ aDivisorOf0(v3, v0) |  ~ aElement0(v1) |  ~ aElement0(v0) | doDivides0(v3, v2)) &  ! [v0] :  ! [v1] :  ! [v2] : (v2 = v1 |  ~ (slsdtgt0(v0) = v1) |  ~ aSet0(v2) |  ~ aElement0(v0) |  ? [v3] :  ? [v4] :  ? [v5] : (( ~ aElementOf0(v3, v2) |  ! [v6] : ( ~ (sdtasdt0(v0, v6) = v3) |  ~ aElement0(v6))) & (aElementOf0(v3, v2) | (v5 = v3 & sdtasdt0(v0, v4) = v3 & aElement0(v4))))) &  ! [v0] :  ! [v1] :  ! [v2] : (v2 = sz00 |  ~ (sdtpldt0(v1, v0) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] :  ! [v2] : (v2 = sz00 |  ~ (sdtpldt0(v0, v1) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] :  ! [v2] : (v1 = v0 |  ~ (slsdtgt0(v2) = v1) |  ~ (slsdtgt0(v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] : (v1 = v0 |  ~ (sbrdtbr0(v2) = v1) |  ~ (sbrdtbr0(v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] : (v1 = v0 |  ~ (smndt0(v2) = v1) |  ~ (smndt0(v2) = v0)) &  ! [v0] :  ! [v1] :  ! [v2] : (v1 = sz00 |  ~ (sbrdtbr0(v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v3] :  ? [v4] :  ? [v5] :  ? [v6] : (sbrdtbr0(v4) = v6 & sdtasdt0(v3, v1) = v5 & sdtpldt0(v5, v4) = v0 & aElement0(v4) & aElement0(v3) & (v4 = sz00 | iLess0(v6, v2)))) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (slsdtgt0(v0) = v1) |  ~ aElementOf0(v2, v1) |  ~ aElement0(v0) |  ? [v3] : (sdtasdt0(v0, v3) = v2 & aElement0(v3))) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aIdeal0(v1) |  ~ aIdeal0(v0) | aIdeal0(v2)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aSet0(v2)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aIdeal0(v1) |  ~ aIdeal0(v0) | aIdeal0(v2)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aSet0(v2)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtasdt0(v0, v1) = v2) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v0, v2) = v1) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | doDivides0(v0, v1)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtasdt0(v1, v0) = v2) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | aElement0(v2)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | sdtpldt0(v0, v1) = sz00) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtpldt0(v0, v1) = v2) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | sdtpldt0(v1, v0) = sz00) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtpldt0(v1, v0) = v2) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | aElement0(v2)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | aDivisorOf0(v2, v1)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | aDivisorOf0(v2, v0)) &  ! [v0] :  ! [v1] :  ! [v2] : ( ~ aDivisorOf0(v2, v1) |  ~ aDivisorOf0(v2, v0) |  ~ aElement0(v1) |  ~ aElement0(v0) | aGcdOfAnd0(v2, v0, v1) |  ? [v3] : (aDivisorOf0(v3, v1) & aDivisorOf0(v3, v0) &  ~ doDivides0(v3, v2))) &  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtasdt0(v0, sz10) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtasdt0(sz10, v0) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtpldt0(v0, sz00) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtpldt0(sz00, v0) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v1 = v0 |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v2] : ((aElementOf0(v2, v1) &  ~ aElementOf0(v2, v0)) | (aElementOf0(v2, v0) &  ~ aElementOf0(v2, v1)))) &  ! [v0] :  ! [v1] : (v1 = sz00 | v0 = sz00 |  ~ (sdtasdt0(v0, v1) = sz00) |  ~ aElement0(v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v1 = sz00 |  ~ (sdtasdt0(v0, sz00) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v1 = sz00 |  ~ (sdtasdt0(sz00, v0) = v1) |  ~ aElement0(v0)) &  ! [v0] :  ! [v1] : (v0 = sz00 |  ~ (sbrdtbr0(v0) = v1) |  ~ aElement0(v0) | aNaturalNumber0(v1)) &  ! [v0] :  ! [v1] : ( ~ (slsdtgt0(v0) = v1) |  ~ aElement0(v0) | aSet0(v1)) &  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(v0, all_0_1_1) = v1) |  ~ aElement0(v0) | (sdtasdt0(all_0_1_1, v0) = v1 & smndt0(v0) = v1)) &  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(v0, sz10) = v1) |  ~ aElement0(v0) | sdtasdt0(sz10, v0) = v0) &  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(v0, sz00) = v1) |  ~ aElement0(v0) | sdtasdt0(sz00, v0) = sz00) &  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(all_0_1_1, v0) = v1) |  ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & smndt0(v0) = v1)) &  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(sz10, v0) = v1) |  ~ aElement0(v0) | sdtasdt0(v0, sz10) = v0) &  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(sz00, v0) = v1) |  ~ aElement0(v0) | sdtasdt0(v0, sz00) = sz00) &  ! [v0] :  ! [v1] : ( ~ (sdtpldt0(v0, sz00) = v1) |  ~ aElement0(v0) | sdtpldt0(sz00, v0) = v0) &  ! [v0] :  ! [v1] : ( ~ (sdtpldt0(sz00, v0) = v1) |  ~ aElement0(v0) | sdtpldt0(v0, sz00) = v0) &  ! [v0] :  ! [v1] : ( ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | aElement0(v1)) &  ! [v0] :  ! [v1] : ( ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & sdtasdt0(all_0_1_1, v0) = v1)) &  ! [v0] :  ! [v1] : ( ~ misRelativelyPrime0(v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | aGcdOfAnd0(sz10, v0, v1)) &  ! [v0] :  ! [v1] : ( ~ aGcdOfAnd0(sz10, v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | misRelativelyPrime0(v0, v1)) &  ! [v0] :  ! [v1] : ( ~ aDivisorOf0(v1, v0) |  ~ aElement0(v0) | doDivides0(v1, v0)) &  ! [v0] :  ! [v1] : ( ~ aDivisorOf0(v1, v0) |  ~ aElement0(v0) | aElement0(v1)) &  ! [v0] :  ! [v1] : ( ~ doDivides0(v1, v0) |  ~ aElement0(v1) |  ~ aElement0(v0) | aDivisorOf0(v1, v0)) &  ! [v0] :  ! [v1] : ( ~ doDivides0(v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v2] : (sdtasdt0(v0, v2) = v1 & aElement0(v2))) &  ! [v0] :  ! [v1] : ( ~ aElementOf0(v1, v0) |  ~ aSet0(v0) | aElement0(v1)) &  ! [v0] : ( ~ aIdeal0(v0) | aSet0(v0)) &  ! [v0] : ( ~ aSet0(v0) | aIdeal0(v0) |  ? [v1] :  ? [v2] :  ? [v3] : (aElementOf0(v1, v0) & ((sdtasdt0(v2, v1) = v3 & aElement0(v2) &  ~ aElementOf0(v3, v0)) | (sdtpldt0(v1, v2) = v3 & aElementOf0(v2, v0) &  ~ aElementOf0(v3, v0))))) &  ! [v0] : ( ~ aElement0(v0) |  ? [v1] : ( ~ (v1 = xx) & sdtasdt0(xc, v0) = v1))
% 6.61/2.16  |
% 6.61/2.16  | Applying alpha-rule on (1) yields:
% 6.61/2.16  | (2)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v3, v2) = v4) |  ~ (sdtpldt0(v0, v1) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtpldt0(v1, v2) = v5 & sdtpldt0(v0, v5) = v4))
% 6.61/2.16  | (3)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aSet0(v2))
% 6.61/2.16  | (4)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasdt0(v0, v2) = v4) |  ~ (sdtasdt0(v0, v1) = v3) |  ~ (sdtpldt0(v3, v4) = v5) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v6, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v6) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6))
% 6.61/2.17  | (5)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtpldt0(v1, v2) = v3) |  ~ aIdeal0(v0) |  ~ aElementOf0(v2, v0) |  ~ aElementOf0(v1, v0) | aElementOf0(v3, v0))
% 6.61/2.17  | (6)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | aDivisorOf0(v2, v1))
% 6.61/2.17  | (7) aElement0(xc)
% 6.61/2.17  | (8)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aElementOf0(v3, v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v0))
% 6.61/2.17  | (9)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtasasdt0(v0, v1) = v2) |  ~ aSet0(v3) |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v4] : (( ~ aElementOf0(v4, v3) |  ~ aElementOf0(v4, v1) |  ~ aElementOf0(v4, v0)) & (aElementOf0(v4, v3) | (aElementOf0(v4, v1) & aElementOf0(v4, v0)))))
% 6.61/2.17  | (10)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtasdt0(v2, v0) = v4) |  ~ (sdtasdt0(v1, v0) = v3) |  ~ (sdtpldt0(v3, v4) = v5) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v6, v0) = v5 & sdtasdt0(v0, v6) = v7 & sdtasdt0(v0, v2) = v9 & sdtasdt0(v0, v1) = v8 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v1, v2) = v6))
% 6.61/2.17  | (11) slsdtgt0(xc) = all_0_0_0
% 6.61/2.17  | (12)  ! [v0] :  ! [v1] :  ! [v2] : (v1 = v0 |  ~ (smndt0(v2) = v1) |  ~ (smndt0(v2) = v0))
% 6.61/2.17  | (13)  ! [v0] :  ! [v1] :  ! [v2] : (v1 = sz00 |  ~ (sbrdtbr0(v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v3] :  ? [v4] :  ? [v5] :  ? [v6] : (sbrdtbr0(v4) = v6 & sdtasdt0(v3, v1) = v5 & sdtpldt0(v5, v4) = v0 & aElement0(v4) & aElement0(v3) & (v4 = sz00 | iLess0(v6, v2))))
% 6.61/2.17  | (14)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ aDivisorOf0(v2, v1) |  ~ aDivisorOf0(v2, v0) |  ~ aElement0(v1) |  ~ aElement0(v0) | aGcdOfAnd0(v2, v0, v1) |  ? [v3] : (aDivisorOf0(v3, v1) & aDivisorOf0(v3, v0) &  ~ doDivides0(v3, v2)))
% 6.61/2.17  | (15)  ! [v0] :  ! [v1] : ( ~ aDivisorOf0(v1, v0) |  ~ aElement0(v0) | doDivides0(v1, v0))
% 6.61/2.17  | (16)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v1, v0) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtasdt0(v0, v1) = v2)
% 6.61/2.17  | (17)  ! [v0] :  ! [v1] : ( ~ aElementOf0(v1, v0) |  ~ aSet0(v0) | aElement0(v1))
% 6.61/2.17  | (18)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtpldt0(v3, v2) = v1) |  ~ (sdtpldt0(v3, v2) = v0))
% 6.61/2.17  | (19)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) |  ~ (smndt0(v1) = v3) |  ~ sdteqdtlpzmzozddtrp0(v0, v1, v2) |  ~ aIdeal0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | aElementOf0(v4, v2))
% 6.61/2.17  | (20) aElement0(sz00)
% 6.61/2.17  | (21)  ! [v0] :  ! [v1] :  ! [v2] : (v2 = sz00 |  ~ (sdtpldt0(v1, v0) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0))
% 6.61/2.17  | (22)  ! [v0] :  ! [v1] :  ! [v2] : (v2 = sz00 |  ~ (sdtpldt0(v0, v1) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0))
% 6.61/2.17  | (23)  ! [v0] :  ! [v1] :  ! [v2] : (v2 = v1 |  ~ (slsdtgt0(v0) = v1) |  ~ aSet0(v2) |  ~ aElement0(v0) |  ? [v3] :  ? [v4] :  ? [v5] : (( ~ aElementOf0(v3, v2) |  ! [v6] : ( ~ (sdtasdt0(v0, v6) = v3) |  ~ aElement0(v6))) & (aElementOf0(v3, v2) | (v5 = v3 & sdtasdt0(v0, v4) = v3 & aElement0(v4)))))
% 6.61/2.17  | (24)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ aGcdOfAnd0(v2, v0, v1) |  ~ aDivisorOf0(v3, v1) |  ~ aDivisorOf0(v3, v0) |  ~ aElement0(v1) |  ~ aElement0(v0) | doDivides0(v3, v2))
% 6.61/2.17  | (25)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aIdeal0(v1) |  ~ aIdeal0(v0) |  ~ aElement0(v4) |  ~ aElement0(v3) |  ? [v5] : ((sdteqdtlpzmzozddtrp0(v5, v4, v1) & sdteqdtlpzmzozddtrp0(v5, v3, v0) & aElement0(v5)) | (aElement0(v5) &  ~ aElementOf0(v5, v2))))
% 6.61/2.17  | (26) smndt0(sz10) = all_0_1_1
% 6.61/2.17  | (27)  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtpldt0(sz00, v0) = v1) |  ~ aElement0(v0))
% 6.61/2.17  | (28) aElement0(xz)
% 6.61/2.17  | (29)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v3 = v2 |  ~ (sdtpldt1(v0, v1) = v2) |  ~ aSet0(v3) |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v4] :  ? [v5] :  ? [v6] :  ? [v7] : (( ~ aElementOf0(v4, v3) |  ! [v8] :  ! [v9] : ( ~ (sdtpldt0(v8, v9) = v4) |  ~ aElementOf0(v9, v1) |  ~ aElementOf0(v8, v0))) & (aElementOf0(v4, v3) | (v7 = v4 & sdtpldt0(v5, v6) = v4 & aElementOf0(v6, v1) & aElementOf0(v5, v0)))))
% 6.61/2.17  | (30)  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtasdt0(sz10, v0) = v1) |  ~ aElement0(v0))
% 6.61/2.17  | (31)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aIdeal0(v1) |  ~ aIdeal0(v0) | aIdeal0(v2))
% 6.61/2.17  | (32)  ! [v0] :  ! [v1] : ( ~ doDivides0(v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v2] : (sdtasdt0(v0, v2) = v1 & aElement0(v2)))
% 6.61/2.18  | (33)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aSet0(v2))
% 6.61/2.18  | (34)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtpldt1(v3, v2) = v1) |  ~ (sdtpldt1(v3, v2) = v0))
% 6.61/2.18  | (35)  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(sz00, v0) = v1) |  ~ aElement0(v0) | sdtasdt0(v0, sz00) = sz00)
% 6.61/2.18  | (36) aElement0(sz10)
% 6.61/2.18  | (37)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | aElement0(v2))
% 6.61/2.18  | (38)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasdt0(v2, v1) = v3) |  ~ aIdeal0(v0) |  ~ aElementOf0(v1, v0) |  ~ aElement0(v2) | aElementOf0(v3, v0))
% 6.61/2.18  | (39)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aIdeal0(v1) |  ~ aIdeal0(v0) | aIdeal0(v2))
% 6.61/2.18  | (40)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v0, v2) = v1) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | doDivides0(v0, v1))
% 6.61/2.18  | (41)  ! [v0] :  ! [v1] :  ! [v2] : (v1 = v0 |  ~ (slsdtgt0(v2) = v1) |  ~ (slsdtgt0(v2) = v0))
% 6.61/2.18  | (42)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v0, v3) = v4) |  ~ (smndt0(v1) = v3) |  ~ aIdeal0(v2) |  ~ aElementOf0(v4, v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdteqdtlpzmzozddtrp0(v0, v1, v2))
% 6.61/2.18  | (43)  ! [v0] :  ! [v1] : ( ~ (sdtpldt0(sz00, v0) = v1) |  ~ aElement0(v0) | sdtpldt0(v0, sz00) = v0)
% 6.61/2.18  | (44)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (slsdtgt0(v0) = v1) |  ~ (sdtasdt0(v0, v3) = v2) |  ~ aElement0(v3) |  ~ aElement0(v0) | aElementOf0(v2, v1))
% 6.61/2.18  | (45)  ! [v0] :  ! [v1] : ( ~ (slsdtgt0(v0) = v1) |  ~ aElement0(v0) | aSet0(v1))
% 6.61/2.18  | (46)  ! [v0] :  ! [v1] : ( ~ doDivides0(v1, v0) |  ~ aElement0(v1) |  ~ aElement0(v0) | aDivisorOf0(v1, v0))
% 6.61/2.18  | (47)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aElementOf0(v3, v2) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v1))
% 6.61/2.18  | (48)  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(v0, sz10) = v1) |  ~ aElement0(v0) | sdtasdt0(sz10, v0) = v0)
% 6.61/2.18  | (49) aElementOf0(xy, all_0_0_0)
% 6.61/2.18  | (50)  ! [v0] :  ! [v1] : ( ~ aDivisorOf0(v1, v0) |  ~ aElement0(v0) | aElement0(v1))
% 6.61/2.18  | (51)  ! [v0] :  ! [v1] : ( ~ aGcdOfAnd0(sz10, v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | misRelativelyPrime0(v0, v1))
% 6.61/2.18  | (52)  ! [v0] :  ! [v1] :  ! [v2] : (v1 = v0 |  ~ (sbrdtbr0(v2) = v1) |  ~ (sbrdtbr0(v2) = v0))
% 6.61/2.18  | (53)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtasasdt0(v0, v1) = v2) |  ~ aElementOf0(v3, v1) |  ~ aElementOf0(v3, v0) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v2))
% 6.61/2.18  | (54)  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtpldt0(v0, sz00) = v1) |  ~ aElement0(v0))
% 6.61/2.18  | (55)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v1, v2) = v3) |  ~ (sdtasdt0(v0, v3) = v4) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtasdt0(v5, v2) = v4 & sdtasdt0(v0, v1) = v5))
% 6.61/2.18  | (56)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | aElement0(v2))
% 6.61/2.18  | (57)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] :  ! [v5] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ (sdtpldt0(v4, v5) = v3) |  ~ aElementOf0(v5, v1) |  ~ aElementOf0(v4, v0) |  ~ aSet0(v1) |  ~ aSet0(v0) | aElementOf0(v3, v2))
% 6.61/2.18  | (58)  ! [v0] :  ! [v1] : (v1 = v0 |  ~ (sdtasdt0(v0, sz10) = v1) |  ~ aElement0(v0))
% 6.61/2.18  | (59)  ! [v0] :  ! [v1] : ( ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | aElement0(v1))
% 6.61/2.18  | (60)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtasdt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtasdt0(v1, v0) = v2)
% 6.61/2.18  | (61)  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(sz10, v0) = v1) |  ~ aElement0(v0) | sdtasdt0(v0, sz10) = v0)
% 6.61/2.18  | (62)  ! [v0] : ( ~ aIdeal0(v0) | aSet0(v0))
% 6.61/2.18  | (63)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtpldt0(v1, v2) = v3) |  ~ (sdtpldt0(v0, v3) = v4) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtpldt0(v5, v2) = v4 & sdtpldt0(v0, v1) = v5))
% 6.61/2.18  | (64)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtasasdt0(v3, v2) = v1) |  ~ (sdtasasdt0(v3, v2) = v0))
% 6.61/2.19  | (65)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ aGcdOfAnd0(v2, v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | aDivisorOf0(v2, v0))
% 6.61/2.19  | (66)  ! [v0] :  ! [v1] : (v1 = sz00 |  ~ (sdtasdt0(sz00, v0) = v1) |  ~ aElement0(v0))
% 6.61/2.19  | (67)  ! [v0] :  ! [v1] : ( ~ (sdtpldt0(v0, sz00) = v1) |  ~ aElement0(v0) | sdtpldt0(sz00, v0) = v0)
% 6.61/2.19  | (68)  ! [v0] :  ! [v1] : (v1 = sz00 | v0 = sz00 |  ~ (sdtasdt0(v0, v1) = sz00) |  ~ aElement0(v1) |  ~ aElement0(v0))
% 6.61/2.19  | (69)  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(all_0_1_1, v0) = v1) |  ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & smndt0(v0) = v1))
% 6.61/2.19  | (70)  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(v0, all_0_1_1) = v1) |  ~ aElement0(v0) | (sdtasdt0(all_0_1_1, v0) = v1 & smndt0(v0) = v1))
% 6.61/2.19  | (71)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | sdtpldt0(v1, v0) = sz00)
% 6.61/2.19  | (72)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : ( ~ (sdtpldt1(v0, v1) = v2) |  ~ aElementOf0(v3, v2) |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v4] :  ? [v5] : (sdtpldt0(v4, v5) = v3 & aElementOf0(v5, v1) & aElementOf0(v4, v0)))
% 6.61/2.19  | (73)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v3, v0) = v4) |  ~ (sdtpldt0(v1, v2) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] :  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v3) = v5 & sdtasdt0(v0, v2) = v7 & sdtasdt0(v0, v1) = v6 & sdtpldt0(v8, v9) = v4 & sdtpldt0(v6, v7) = v5))
% 6.61/2.19  | (74)  ! [v0] :  ! [v1] : (v1 = sz00 |  ~ (sdtasdt0(v0, sz00) = v1) |  ~ aElement0(v0))
% 6.61/2.19  | (75)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v0, v1) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtpldt0(v1, v0) = v2)
% 6.61/2.19  | (76) aElementOf0(xx, all_0_0_0)
% 6.61/2.19  | (77)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (slsdtgt0(v0) = v1) |  ~ aElementOf0(v2, v1) |  ~ aElement0(v0) |  ? [v3] : (sdtasdt0(v0, v3) = v2 & aElement0(v3)))
% 6.61/2.19  | (78)  ! [v0] : ( ~ aElement0(v0) |  ? [v1] : ( ~ (v1 = xx) & sdtasdt0(xc, v0) = v1))
% 6.61/2.19  | (79)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) |  ~ aElement0(v1) |  ~ aElement0(v0) | sdtpldt0(v0, v1) = v2)
% 6.61/2.19  | (80)  ! [v0] : ( ~ aSet0(v0) | aIdeal0(v0) |  ? [v1] :  ? [v2] :  ? [v3] : (aElementOf0(v1, v0) & ((sdtasdt0(v2, v1) = v3 & aElement0(v2) &  ~ aElementOf0(v3, v0)) | (sdtpldt0(v1, v2) = v3 & aElementOf0(v2, v0) &  ~ aElementOf0(v3, v0)))))
% 6.61/2.19  | (81)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v0, v3) = v4) |  ~ (sdtpldt0(v1, v2) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] :  ? [v6] :  ? [v7] :  ? [v8] :  ? [v9] : (sdtasdt0(v3, v0) = v7 & sdtasdt0(v2, v0) = v9 & sdtasdt0(v1, v0) = v8 & sdtasdt0(v0, v2) = v6 & sdtasdt0(v0, v1) = v5 & sdtpldt0(v8, v9) = v7 & sdtpldt0(v5, v6) = v4))
% 6.61/2.19  | (82)  ! [v0] :  ! [v1] : ( ~ misRelativelyPrime0(v0, v1) |  ~ aElement0(v1) |  ~ aElement0(v0) | aGcdOfAnd0(sz10, v0, v1))
% 6.61/2.19  | (83)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] : (v1 = v0 |  ~ (sdtasdt0(v3, v2) = v1) |  ~ (sdtasdt0(v3, v2) = v0))
% 6.61/2.19  | (84)  ~ (sz10 = sz00)
% 6.61/2.19  | (85)  ! [v0] :  ! [v1] : (v0 = sz00 |  ~ (sbrdtbr0(v0) = v1) |  ~ aElement0(v0) | aNaturalNumber0(v1))
% 6.61/2.19  | (86)  ! [v0] :  ! [v1] : ( ~ (sdtasdt0(v0, sz00) = v1) |  ~ aElement0(v0) | sdtasdt0(sz00, v0) = sz00)
% 6.61/2.19  | (87)  ! [v0] :  ! [v1] :  ! [v2] :  ! [v3] :  ! [v4] : ( ~ (sdtasdt0(v3, v2) = v4) |  ~ (sdtasdt0(v0, v1) = v3) |  ~ aElement0(v2) |  ~ aElement0(v1) |  ~ aElement0(v0) |  ? [v5] : (sdtasdt0(v1, v2) = v5 & sdtasdt0(v0, v5) = v4))
% 6.61/2.19  | (88)  ! [v0] :  ! [v1] : (v1 = v0 |  ~ aSet0(v1) |  ~ aSet0(v0) |  ? [v2] : ((aElementOf0(v2, v1) &  ~ aElementOf0(v2, v0)) | (aElementOf0(v2, v0) &  ~ aElementOf0(v2, v1))))
% 6.61/2.19  | (89)  ! [v0] :  ! [v1] :  ! [v2] : ( ~ (sdtpldt0(v1, v0) = v2) |  ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | sdtpldt0(v0, v1) = sz00)
% 6.61/2.19  | (90)  ! [v0] :  ! [v1] : ( ~ (smndt0(v0) = v1) |  ~ aElement0(v0) | (sdtasdt0(v0, all_0_1_1) = v1 & sdtasdt0(all_0_1_1, v0) = v1))
% 6.61/2.19  |
% 6.61/2.19  | Instantiating formula (77) with xx, all_0_0_0, xc and discharging atoms slsdtgt0(xc) = all_0_0_0, aElementOf0(xx, all_0_0_0), aElement0(xc), yields:
% 6.61/2.19  | (91)  ? [v0] : (sdtasdt0(xc, v0) = xx & aElement0(v0))
% 6.61/2.19  |
% 6.61/2.19  | Instantiating (91) with all_13_0_4 yields:
% 6.61/2.19  | (92) sdtasdt0(xc, all_13_0_4) = xx & aElement0(all_13_0_4)
% 6.61/2.19  |
% 6.61/2.19  | Applying alpha-rule on (92) yields:
% 6.61/2.19  | (93) sdtasdt0(xc, all_13_0_4) = xx
% 6.61/2.19  | (94) aElement0(all_13_0_4)
% 6.61/2.19  |
% 6.61/2.19  | Instantiating formula (78) with all_13_0_4 and discharging atoms aElement0(all_13_0_4), yields:
% 6.61/2.19  | (95)  ? [v0] : ( ~ (v0 = xx) & sdtasdt0(xc, all_13_0_4) = v0)
% 6.61/2.19  |
% 6.61/2.19  | Instantiating (95) with all_37_0_11 yields:
% 6.61/2.19  | (96)  ~ (all_37_0_11 = xx) & sdtasdt0(xc, all_13_0_4) = all_37_0_11
% 6.61/2.19  |
% 6.61/2.19  | Applying alpha-rule on (96) yields:
% 6.61/2.19  | (97)  ~ (all_37_0_11 = xx)
% 6.61/2.19  | (98) sdtasdt0(xc, all_13_0_4) = all_37_0_11
% 6.61/2.19  |
% 6.61/2.19  | Instantiating formula (83) with xc, all_13_0_4, all_37_0_11, xx and discharging atoms sdtasdt0(xc, all_13_0_4) = all_37_0_11, sdtasdt0(xc, all_13_0_4) = xx, yields:
% 6.61/2.19  | (99) all_37_0_11 = xx
% 6.61/2.19  |
% 6.61/2.20  | Equations (99) can reduce 97 to:
% 6.61/2.20  | (100) $false
% 6.61/2.20  |
% 6.61/2.20  |-The branch is then unsatisfiable
% 6.61/2.20  % SZS output end Proof for theBenchmark
% 6.61/2.20  
% 6.61/2.20  1615ms
%------------------------------------------------------------------------------